电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATFA25.000/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TATFA25.000/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATFA25.000/14.000规格参数

参数名称属性值
厂商名称Diodes
包装说明DIP-16
Reach Compliance Codecompliant
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
请教1/3偏压段式液晶IO直接驱动的方法
我手头一片1/3偏压的段式液晶,按照EK-STM32开发板的例子做了试验,如果中间关断显示的情况下,液晶屏几乎看不到显示,如果中间不关断效果会好一些,但是必须正视才行,侧面看是一片混沌.是不是 ......
louis0712 stm32/stm8
STM32F769I-DISCO评测【5】——汉字显示
本帖最后由 xinmeng_wit 于 2016-12-16 20:45 编辑 STM32F769I-DISCO的lcd的例程并不支持显示汉字,本来想自己动手写一个支持汉字显示的函数的,看了几天官方的例程,一头雾水,硬是没看明白 ......
xinmeng_wit stm32/stm8
DSP在汽车及其他工业中的应用
高速公路上汽车密集,车速又很高,恶性事故时有发生,使用DSP作实时处理的防撞雷达可以在极短的时间内作出判断并起动控制系统,以防事故的发生。当碰撞发生时,由DSP控制的气囊可以及时保护驾驶 ......
frozenviolet 机器人开发
相同的程序换了不同型号的FPGA之后运行不正确了
开发了一个程序,之前在Cyclone中运行调试正常稳定,后来因项目需求将其换成了Cyclone IV,重新建立一个工程,讲就程序的所有.v文件加入到工程中,设置芯片的型号、电平,之后上电运行,在新板 ......
gaoyadianta FPGA/CPLD
模拟对话-adi 新产品目录之四
模拟对话-adi 新产品目录之四 ...
youzizhile ADI 工业技术
wince5.0 uvc协议的摄象头驱动问题
我有一个USB的摄象头(UVC协议),在XP系统上插上后会自己找到驱动,但是在CE上需要驱动,那WINCE5.0上有无通用的UVC协议的驱动呢,还有WINCE6.0是否就直接支持UVC协议了~...
zhouliyong11 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 947  2833  2501  1020  1803  20  58  51  21  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved