电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX72A-2FBGG484

产品描述Field Programmable Gate Array, 6036 CLBs, 72000 Gates, 320MHz, CMOS, PBGA484, 1 MM PITCH, PLASTIC, FBGA-484
产品类别可编程逻辑器件    可编程逻辑   
文件大小784KB,共45页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A54SX72A-2FBGG484概述

Field Programmable Gate Array, 6036 CLBs, 72000 Gates, 320MHz, CMOS, PBGA484, 1 MM PITCH, PLASTIC, FBGA-484

A54SX72A-2FBGG484规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明BGA,
Reach Compliance Codecompliant
最大时钟频率320 MHz
CLB-Max的组合延迟0.9 ns
JESD-30 代码S-PBGA-B484
JESD-609代码e1
长度27 mm
湿度敏感等级3
可配置逻辑块数量6036
等效关口数量72000
端子数量484
最高工作温度70 °C
最低工作温度
组织6036 CLBS, 72000 GATES
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)250
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度2.44 mm
最大供电电压2.7 V
最小供电电压2.3 V
标称供电电压2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度27 mm

文档预览

下载PDF文档
A d van ced v.1
54SXA Family FPGAs
Specifications
Output Tristate at Powerup
• 100% Resource Utilization with 100% Pin Locking
• 2.5V, 3.3V, and 5.0V Mixed Voltage Operation with
5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability
with Silicon Explorer
• JTAG Boundary Scan Testing in Compliance with
IEEE Standard 1149.1
• Actel Designer Series Design Tools, Supported by
Cadence, Exemplar, IST, Mentor Graphics, Model
Tech, Synopsys, Synplicity, and Viewlogic Design
Entry and Simulation Tools
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 8,000 to 72,000 Available Logic Gates
• Up to 360 User-Programmable I/O Pins
• 4,024 Flip-Flops
• 0.25 Micro CMOS
Features
• I/Os with Live, or “Hot,” Insertion/Removal Capability
• Power Up/Down Friendly (No Sequencing Required
for Supply Voltage)
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• Configurable I/Os to Support Varity of I/O Standards,
Such as 3.3V PCI, LVTTL, TTL, and 5V PCI.
• Configurable Weak Resistor Pullup or Pulldown for
SX Pr odu ct Prof ile
A54SX08A
Gate Capacity
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum Flip-Flops
User I/Os (Maximum)
Clocks
Quadrant Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PQFP
TQFP
PBGA
8,000
768
512
256
512
130
3
0
Yes
Yes
TBD
TBD
Std, –1, –2, –3
C, I, M
208
100, 144
144
A54SX16A
16,000
1,452
924
528
990
177
3
0
Yes
Yes
TBD
TBD
Std, –1, –2, –3
C, I, M
208
100, 144
144
A54SX32A
32,000
2,880
1,800
1,080
1,980
249
3
0
Yes
Yes
4.5 ns
-1.3 ns
Std, –1, –2, –3
C, I, M
208
144
144, 256, 329
A54SX72A
72,000
6,036
4,024
2,012
4,024
360
3
4
Yes
Yes
4.8 ns
-3.3 ns
Std, –1, –2, –3
C, I, M
208
484
Apr il 1 9 9 9
1
© 1999 Actel Corporation
bq27750的电路
我想设计关于bq27750的电路, 1、我看见bq27750的评估电路中有S1开关,想问,在我设计电路的时候,这个是必须要加吗? 2、我想在VBAT引脚和负载 如图中2和3处,各加一个开关,会影响电路吗? ......
yyh9037 模拟与混合信号
点阵屏驱动求教
朋友送了几块广告屏淘汰的点阵屏,如图共4块。 没有再多的资料了,各位前辈给点建议,这个东西要怎么驱动呀,现在一点思路都没有,上网也没找到相关的资料。 468733 468735 ......
Bingqi23 51单片机
力科公司发布高低温条件下的示波器探测解决方案
力科公司发布高低温条件下的示波器探测解决方案...
安_然 测试/测量
将一个有线信号转为无线信号 求低成本解决方案
将一个有线信号转为无线信号(master 发送), slave接收后 同步恢复出信号,该信号的速率为300k。 由于本人不太懂RF的芯片, 希望能详细的说下方案。...
gongfugod 无线连接
二阶有源低通电路幅值变化问题
如图,二阶有源低通滤波电路,左侧输入为峰峰值为3.3V的方波,频率在6k赫兹,在A点测得运放同相输入端的波形,为峰峰值等于2V的正弦波,波形幅值下降,是不是因为C1的容抗和R1进行分压的原因? ......
shaorc 模拟电子
硬件开发的基本准则
1 充分了解各方的设计需求,确定合适的解决方案 启动一个硬件开发项目,原始的推动力会来自于很多方面,比如市场的需要,基于整个系统架构的需要,应用软件部门的功能实现需要,提高系统某方 ......
hanghu 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 239  2452  2044  2223  2479  7  50  37  38  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved