电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552HE000148BG

产品描述CMOS/TTL Output Clock Oscillator, 352.13MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

552HE000148BG概述

CMOS/TTL Output Clock Oscillator, 352.13MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552HE000148BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 351.13000 MHZ
最大控制电压2.5 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率352.13 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
Helper2416-28——Linux_Programing——System()调用 & exec()函数族
本帖最后由 yuanlai2010 于 2014-8-6 12:26 编辑 System()调用 & exec()函数族参与Helper2416开发板助学计划心得当我们需要在当前的程序中调用其他程序该怎么办?比如在程序中使用系统命令! ......
yuanlai2010 嵌入式系统
ce 上能通过串口接另一个LCD屏显示内容么?应该找哪方面资料?
现可能通过USB转串口或是直接串口输出到另一个显示屏,这样的方案应该如何下手呀? 应该找哪方面的资料呢?...
cumtlazyboy 嵌入式系统
东芝光继电器评测——动态特性测试
接着上一篇 来测试一下TLP3547F这款光继电器的动态特性: 1.光耦继电器响应速度测试 2.动态功耗测试 测试条件基本与上一篇一致,具体条件见下帖 东芝光继电器评测——直流特性测试 ......
tianshuihu 东芝光电继电器TLP3547评测
FPGA_100天之旅_电子琴设计
FPGA_100天之旅_电子琴设计.pdf ...
zxopenljx FPGA/CPLD
ALLEGRO封装转换为PADS封装或者AD封装
程序功能:ALLEGRO封装转换为PADS封装或者AD封装,使用ALLEGRO创建PADS或者AD封装。 通过这个工具,可以为同时使用多个设计平台(比如ALLEGRO,PADS,AD)的设计工程师创建封装提供便利,不 ......
yepeda PCB设计
TMDSICE3359上同时实现ethercat和ethernet
你好, 请问在TMDSICE3359是否可以实现下面的应用? port0:ethercat port1: ethernet ...
zhangyuechun 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2321  429  2686  1858  1086  29  22  26  51  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved