电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571DJAFREQDG

产品描述CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8
产品类别无源元件    振荡器   
文件大小316KB,共26页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571DJAFREQDG概述

CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8

571DJAFREQDG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TRAY
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率130 ppm
频率稳定性20%
线性度10%
制造商序列号SI571
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
P
R E L I M I N A R Y
D
A TA
S
H E E T
A
N Y
- R
A T E
I
2
C P
R O G R A M M A B L E
XO/VCXO
Features
Any-rate programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 21.
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are
user-programmable to any output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz with <1 ppb resolution. The device is programmed
via an I
2
C serial interface. Unlike traditional XO/VCXOs where a different
crystal is required for each output frequency, the Si57x uses one fixed-
frequency crystal and a DSPLL clock synthesis IC to provide any-rate
frequency operation. This IC-based approach allows the crystal resonator to
provide exceptional frequency stability and reliability. In addition, DSPLL
clock synthesis provides superior supply noise rejection, simplifying the task
of generating low-jitter clocks in noisy environments typically found in
communication systems.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
Fixed
Frequency
XO
Any-rate
10-1400 MHz
®
DSPLL Clock
Synthesis
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
SDA
OE
GND
CLK–
CLK+
Si571 only
ADC
OE
V
C
GND
Si571
Si570/Si571
Rev. 0.31 8/07
Copyright © 2007 by Silicon Laboratories
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
谁知道USRP开源项目中的PCB文件是用什么设计的?
USRP还是很有意思的,可能有点敏感,请自行百度. 在gnuRADIO项目中有USRP的pcb文件,但是基本上都打不开,用记事本打开的话,有一些是这样的: # release: pcb-bin 1.99p # date: Mon Feb 28 ......
astwyg PCB设计
ARM入门(转一个好贴)
1、抓住51开发ARM 这几个月来我一直都爬在51的问题,自己都有一点笑自己了,用了4个月的时间,来巩固51的原理和程序,还好我自己算是走过来了,自己笨,身边的高才生又看不上51的原理 ......
wiln 单片机
怎么测量cc2530的发射功率
我用rfbasic的一个函数修改cc2530的发射功率,但是想找个方法测试下修改后的功率是否发生变化,但是电流只有在发送包的瞬间有个脉冲,无法用直流电测量出来。希望高手指点迷津,刚学zigbee,如 ......
gaoshouzhou 无线连接
对于某些朋友需要DDS的解决
最近发现很多朋友在寻找DDS芯片 AD98**系列的程序调试,正好我之前调试过这类芯片, 我主要弄的是AD9833,现在把我的程序放上来大家借鉴一下,让大家看看思路, 如有疑问可以回帖提问,大家一 ......
jjkwz 单片机
求教一微软 MTP 协议的实现问题?
我在设备中实现的MTP驱动中的COPYOBJECT指令时,在COPY大文件时老出错,PC端报设备中断,其实设备是在COPY文件,怎么解决? 另外,在COPYOBJECT成功回复后,PC端看到复制的文件列到源盘去了( ......
helloween 嵌入式系统
uc3842 DC24V转DC12V的BUCK电路求助
目前有个电源需求: 输入 - DC20V~DC28V; 输出 - DC12V/1%,输出电流0.3A~6A; 不知道各位有没有好的方案?出于成本考虑想用UC3842来做,有人做过吗?能不能给个参考电路?...
ljsuda 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1462  1672  147  1286  1618  30  34  3  26  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved