电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V016HSA15BFGI8

产品描述Standard SRAM, 64KX16, 15ns, CMOS, PBGA48, 7 X 7 MM, ROHS COMPLIANT, PLASTIC, FBGA-48
产品类别存储    存储   
文件大小908KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V016HSA15BFGI8概述

Standard SRAM, 64KX16, 15ns, CMOS, PBGA48, 7 X 7 MM, ROHS COMPLIANT, PLASTIC, FBGA-48

IDT71V016HSA15BFGI8规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明7 X 7 MM, ROHS COMPLIANT, PLASTIC, FBGA-48
针数48
Reach Compliance Codecompliant
ECCN代码3A991.B.2.B
最长访问时间15 ns
其他特性ALSO OPERATES WITH 3V TO 3.6 V SUPPLY
JESD-30 代码S-PBGA-B48
JESD-609代码e1
长度7 mm
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
功能数量1
端子数量48
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织64KX16
封装主体材料PLASTIC/EPOXY
封装代码LFBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.34 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3.15 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距0.75 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度7 mm

文档预览

下载PDF文档
3.3V CMOS Static RAM
1 Meg (64K x 16-Bit)
Features
IDT71V016SA/HSA
Description
The IDT71V016 is a 1,048,576-bit high-speed Static RAM organized
as 64K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V016 has an output enable pin which operates as fast
as 5ns, with address access times as fast as 10ns. All bidirectional
inputs and outputs of the IDT71V016 are LVTTL-compatible and operation
is from a single 3.3V supply. Fully static asynchronous circuitry is used,
requiring no clocks or refresh for operation.
The IDT71V016 is packaged in a JEDEC standard 44-pin Plastic
SOJ, a 44-pin TSOP Type II, and a 48-ball plastic 7 x 7 mm FBGA.
64K x 16 advanced high-speed CMOS Static RAM
Equal access and cycle times
— Commercial: 10/12/15/20ns
— Industrial: 12/15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin Plastic SOJ, 44-pin TSOP, and
48-Ball Plastic FBGA packages
Functional Block Diagram
Output
Enable
Buffer
OE
A
0
– A
15
Address
Buffers
Row / Column
Decoders
I/O
15
Chip
Enable
Buffer
Sense
Amps
and
Write
Drivers
8
Low
Byte
I/O
Buffer
8
8
High
Byte
I/O
Buffer
8
CS
I/O
8
WE
Write
Enable
Buffer
64K x 16
Memory
Array
16
I/O
7
I/O
0
BHE
Byte
Enable
Buffers
BLE
3834 drw 01
OCTOBER 2008
1
©2007 Integrated Device Technology, Inc.
DSC-3834/10
TIM1_CH1做输出比较怎么配置
TIM1_CH1做输出比较怎么配置?怎么用V3.2.0中OCToggle直接修改的例程不行呢? TIM2_CH1修改的就可以?...
GGRR stm32/stm8
电快速瞬变脉冲群(EFT)不过的原因分析和整改经验分享
1.不合格原因 对于检验设备的抗扰度来说,电快速脉冲试验具有典型意义,由于电快速脉冲试验波形的上升沿很陡,因此包含了很丰富的高频谐波分量,能够检验电路在较宽的频率范围内的抗扰度。另外 ......
木犯001号 电源技术
【ST电机评测】之 任务初始--环境搭建
此内容由EEWORLD论坛网友stp111原创,如需转载或用于商业用途需征得作者同意并注明出处 【ST电机评测】 环境搭建1. 简介 这是第一次STM32之旅,所以比较麻烦。不过还好,经过一阵折 ......
stp111 stm32/stm8
BGA封装的DSP芯片引脚间距的问题(间距与datasheet上的有一点出入,不知道焊接的时候会不会出问题)
大家好,我想请教大家一个问题: PCB中BGA封装的一个DSP芯片(Blackfin 533)原来画封装的时候引脚的尺寸可能有一点问题,本来引脚之间的间距应该为0.8mm,但是实际画的时候引脚之间的间距要么 ......
ahzhong2001 嵌入式系统
测转速程序,请教高手
请教,我做了一个测转速的程序,可是由于本人刚学不常时间有好多问题还不是很明白,请教高手指点! 我的思路是测一个脉冲的宽度,然后用time0测出时间,再倒成转速…… 可是它不显示!请教高手 ......
06050341 嵌入式系统
对于stm32 can FIFO 的一点疑问,希望高人指点
2个3级用于接收报文的FIFO,是不是就是说应该能缓存6个CAN帧?是不是第一个FIFO(FIFO0)存满3个未处理的can报文后,第4个未处理的报文会存如第2个fifo(FIFO1)中,如过不是,那是怎样处理的啊 ......
sxf_zero stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1781  803  2391  163  1710  50  27  47  16  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved