电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CMPLC1V5D

产品描述SURFACE MOUNT LOW CAPACITANCE SILICON ESD TRANSIENT DATA LINE PROTECTOR
产品类别分立半导体    二极管   
文件大小331KB,共3页
制造商Central Semiconductor
下载文档 详细参数 选型对比 全文预览

CMPLC1V5D概述

SURFACE MOUNT LOW CAPACITANCE SILICON ESD TRANSIENT DATA LINE PROTECTOR

CMPLC1V5D规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称Central Semiconductor
零件包装代码SOT-23
包装说明R-PDSO-G3
针数3
Reach Compliance Code_compli
ECCN代码EAR99
其他特性LOW CAPACITANCE
配置COMMON CATHODE, 2 ELEMENTS
二极管元件材料SILICON
二极管类型TRANS VOLTAGE SUPPRESSOR DIODE
JESD-30 代码R-PDSO-G3
JESD-609代码e0
最大非重复峰值反向功率耗散50 W
元件数量2
端子数量3
最高工作温度125 °C
最低工作温度-50 °C
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
极性UNIDIRECTIONAL
认证状态Not Qualified
最大重复峰值反向电压1.5 V
表面贴装YES
技术AVALANCHE
端子面层TIN LEAD
端子形式GULL WING
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED

文档预览

下载PDF文档
CMPLC1V5
CMPLC1V5D
SURFACE MOUNT
LOW CAPACITANCE SILICON
ESD TRANSIENT
DATA LINE PROTECTOR
w w w. c e n t r a l s e m i . c o m
SOT-23 CASE
MARKING CODES:
CMPLC1V5 (SINGLE): CLV5
CMPLC1V5D (DUAL): CV5D
DESCRIPTION:
CENTRAL SEMICONDUCTOR CMPLC1V5 (Single)
and CMPLC1V5D (Dual) types are low capacitance
silicon ESD Transient data line protectors packaged
in the SOT-23 surface mount package. These devices
provide protection to sensitive electronic devices
from spurious ESD voltage transients and feature the
lowest breakdown voltage available today making
them ideal for circuits operating as low as 1.2V and
1.5V DC. Typical applications include: high speed
data lines, mobile phones, PDA’s, microcontrollers,
microprocessor I/O interfaces, and LAN/WAN
equipment.
MAXIMUM RATINGS:
(TA=25°C)
Reverse Stand-off Voltage
Peak Pulse Power (8 x 20µs Waveform)
Peak Pulse Current (8 x 20µs Waveform)
ESD Voltage (HBM)
Operating Temperature
Storage Temperature
SYMBOL
VRWM
PPK
IPP
VESD
TJ
Tstg
1.5
50
5.0
>25
-50 to +125
-50 to +150
UNITS
V
W
A
kV
°C
°C
ELECTRICAL CHARACTERISTICS:
(TA=25°C unless otherwise noted)
SYMBOL
TEST CONDITIONS
MIN
IR
BVR
BVR
VC
VC
CJ
VRWM=1.5V
It=100µA
It=1.0mA
IPP=1.0A, tp=8/20µs
IPP=3.0A, tp=8/20µs
VR=0, f=1.0MHz
1.75
2.1
MAX
1.0
UNITS
µA
V
V
4.0
7.0
10
V
V
pF
R1 (27-January 2010)

CMPLC1V5D相似产品对比

CMPLC1V5D CMPLC1V5_10 CMPLC1V5
描述 SURFACE MOUNT LOW CAPACITANCE SILICON ESD TRANSIENT DATA LINE PROTECTOR SURFACE MOUNT LOW CAPACITANCE SILICON ESD TRANSIENT DATA LINE PROTECTOR SURFACE MOUNT LOW CAPACITANCE SILICON ESD TRANSIENT DATA LINE PROTECTOR
是否无铅 含铅 - 含铅
是否Rohs认证 不符合 - 不符合
零件包装代码 SOT-23 - SOT-23
包装说明 R-PDSO-G3 - R-PDSO-G2
针数 3 - 3
Reach Compliance Code _compli - _compli
ECCN代码 EAR99 - EAR99
其他特性 LOW CAPACITANCE - LOW CAPACITANCE
配置 COMMON CATHODE, 2 ELEMENTS - SINGLE
二极管元件材料 SILICON - SILICON
二极管类型 TRANS VOLTAGE SUPPRESSOR DIODE - TRANS VOLTAGE SUPPRESSOR DIODE
JESD-30 代码 R-PDSO-G3 - R-PDSO-G2
JESD-609代码 e0 - e0
最大非重复峰值反向功率耗散 50 W - 50 W
元件数量 2 - 1
端子数量 3 - 2
最高工作温度 125 °C - 125 °C
最低工作温度 -50 °C - -50 °C
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY
封装形状 RECTANGULAR - RECTANGULAR
封装形式 SMALL OUTLINE - SMALL OUTLINE
峰值回流温度(摄氏度) NOT SPECIFIED - NOT SPECIFIED
极性 UNIDIRECTIONAL - UNIDIRECTIONAL
认证状态 Not Qualified - Not Qualified
最大重复峰值反向电压 1.5 V - 1.5 V
表面贴装 YES - YES
技术 AVALANCHE - AVALANCHE
端子面层 TIN LEAD - TIN LEAD
端子形式 GULL WING - GULL WING
端子位置 DUAL - DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED - NOT SPECIFIED

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2190  2902  2755  272  751  41  36  2  7  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved