电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CMLT3410_10

产品描述SURFACE MOUNT DUAL LOW VCE(SAT) SILICON TRANSISTORS
文件大小512KB,共3页
制造商Central Semiconductor
下载文档 选型对比 全文预览

CMLT3410_10概述

SURFACE MOUNT DUAL LOW VCE(SAT) SILICON TRANSISTORS

文档预览

下载PDF文档
CMLT3410 NPN
CMLT7410 PNP
CMLT3474 NPN/PNP
SURFACE MOUNT
DUAL LOW VCE(SAT)
SILICON TRANSISTORS
w w w. c e n t r a l s e m i . c o m
DESCRIPTION:
These CENTRAL SEMICONDUCTOR dual devices
are low VCE(SAT) silicon transistors in a PICOmini™
surface mount package designed for small signal
general purpose amplifier and switching applications
requiring low collector emitter saturation voltage.
MARKING CODES: CMLT3410: C34
CMLT7410: C74
CMLT3474: C37
SOT-563 CASE
MAXIMUM RATINGS:
(TA=25°C)
Collector-Base Voltage
Collector-Emitter Voltage
Emitter-Base Voltage
Continuous Collector Current
Peak Collector Current
Power Dissipation
Operating and Storage Junction Temperature
Thermal Resistance
SYMBOL
VCBO
VCEO
VEBO
IC
ICM
PD
TJ, Tstg
Θ
JA
UNITS
V
V
V
A
A
mW
°C
°C/W
40
25
6.0
1.0
1.5
350
-65 to +150
357
ELECTRICAL CHARACTERISTICS PER TRANSISTOR:
(TA=25°C unless otherwise noted)
TYP
SYMBOL
TEST CONDITIONS
MIN
NPN
PNP
ICBO
VCB=40V
IEBO
VEB=6.0V
BVCBO
IC=100µA
40
BVCEO
IC=10mA
25
BVEBO
IE=100µA
6.0
VCE(SAT)
IC=50mA, IB=5.0mA
20
25
VCE(SAT)
IC=100mA, IB=10mA
35
40
VCE(SAT)
IC=200mA, IB=20mA
75
80
VCE(SAT)
IC=500mA, IB=50mA
130
150
VCE(SAT)
IC=800mA, IB=80mA
200
220
250
275
VCE(SAT)
IC=1.0A, IB=100mA
VBE(SAT)
IC=800mA, IB=80mA
VBE(ON)
VCE=1.0V, IC=10mA
hFE
VCE=1.0V, IC=10mA
100
hFE
VCE=1.0V, IC=100mA
100
hFE
VCE=1.0V, IC=500mA
100
hFE
VCE=1.0V, IC=1.0A
50
fT
VCE=10V, IC=50mA, f=100MHz
100
Cob
VCB=10V, IE=0, f=1.0MHz (CMLT3410)
Cob
VCB=10V, IE=0, f=1.0MHz (CMLT7410)
MAX
100
100
50
75
150
250
400
450
1.1
0.9
300
UNITS
nA
nA
V
V
V
mV
mV
mV
mV
mV
mV
V
V
10
15
MHz
pF
pF
R2 (20-January 2010)

CMLT3410_10相似产品对比

CMLT3410_10 CMLT3410 CMLT3474 CMLT7410
描述 SURFACE MOUNT DUAL LOW VCE(SAT) SILICON TRANSISTORS SURFACE MOUNT DUAL LOW VCE(SAT) SILICON TRANSISTORS SURFACE MOUNT DUAL LOW VCE(SAT) SILICON TRANSISTORS SURFACE MOUNT DUAL LOW VCE(SAT) SILICON TRANSISTORS
是否无铅 - 含铅 含铅 含铅
是否Rohs认证 - 不符合 不符合 不符合
针数 - 6 6 6
Reach Compliance Code - _compli _compli _compli
JESD-609代码 - e0 e0 e0
端子面层 - Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
Base Number Matches - 1 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2386  1317  564  2408  2415  53  46  10  28  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved