电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

QES038YD-AN93V

产品描述DC-DC Regulated Power Supply Module, 1 Output, 66W, Hybrid
产品类别电源/电源管理    电源电路   
文件大小75KB,共3页
制造商BEL(百富电子)
官网地址http://www.belfuse.com
下载文档 详细参数 全文预览

QES038YD-AN93V概述

DC-DC Regulated Power Supply Module, 1 Output, 66W, Hybrid

QES038YD-AN93V规格参数

参数名称属性值
Brand NamePower-One
是否无铅含铅
是否Rohs认证不符合
厂商名称BEL(百富电子)
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性SETPOINT ACCURACY:+/-1%
模拟集成电路 - 其他类型DC-DC REGULATED POWER SUPPLY MODULE
最大输入电压36 V
最小输入电压18 V
标称输入电压24 V
JESD-30 代码R-XUFM-P8
JESD-609代码e0
最大负载调整率0.5%
功能数量1
输出次数1
端子数量8
最高工作温度100 °C
最低工作温度-40 °C
最大输出电压2.75 V
最小输出电压2.25 V
标称输出电压2.5 V
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式FLANGE MOUNT
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
表面贴装NO
技术HYBRID
温度等级INDUSTRIAL
端子面层TIN LEAD
端子形式PIN/PEG
端子位置UPPER
处于峰值回流温度下的最长时间NOT SPECIFIED
最大总功率输出66 W
微调/可调输出YES

文档预览

下载PDF文档
(888) IPD-CONVerters
q
(888) 473-2668
q
www.ipdconverters.com
QES SERIES - 66 WATT
DESCRIPTION
QES single output DC/DC converters provide up to
66 Watts of output power in an industry standard,
quarter-brick package. The QES converters feature
open-frame packaging, along with planar magnetics
and a high efficiency topology to provide maximum
useable power with minimal thermal constraints. The
QES is suited to telecom, networking, and industrial
applications, and is fully compatible with production
board washing processes.
FEATURES
• Industry Standard
Package
• 100°C Case Operation
• Optional Trim and
Enable
• Wide Range Input
Voltage
• 1500V Isolation
• Short Circuit Protection
Efficiency vs. Load (48V Input)
95
90
85
EFFICIENCY %
80
QES066ZE-ANT
75
QES075ZG-ANT
70
65
10
20
30
40
50
60
70
80
90
100
LOAD %
General
Turn-On Time
Remote Shutdown
Remote Shutdown Reference
Switching Frequency
Isolation
Input - Output
Input - Case
Output - Case
Temperature Coefficient
Case Temperature
Operating Range
Storage Range
Thermal Shutdown Range
Vibration, 3 Axes, 5 Min Each
MTBF
(Bellcore TR-NWT-000332)
Safety
Weight (Approx.)
Notes
TECHNICAL SPECIFICATIONS
Input
Voltage Range
24 VDC Nominal
48 VDC Nominal
Input Reverse Input Current
Output
Setpoint Accuracy
Line Regulation V
in
Min. - V
in
Max., I
out
Rated
Load Regulation I
out
Min. - I
out
Max., V
in
Nom.
Remote Sense Headroom
Minimum Output Current
Dynamic Regulation, Loadstep
Pk Deviation
Settling Time
Voltage Trim Range
Short Circuit And Overcurrent Protection
Short Circuit Current Limit
Current Limit Threshold Range, % of I
out
Rated
OVP Trip Range
UVP Trip Range
OVP/UVP Type
±1%
0.2% V
out
0.5% V
out
0.5 VDC
10 %, I
out
Rated
25% I
out
4% V
out
500
µs
±10%
Shutdown
200% I
out
110 - 140%
18 - 36 VDC
36 - 75 VDC
Shunt Diode
30 ms
Positive or Negative Logic
V
in
Negative
300 kHz
1500 VDC
1050 VDC
1050 VDC
±0.02%/°C
-40 To +100°C
-40 To +125°C
105 to 115°C
5 g, 10 - 55 Hz
2.5 X 10
6
hrs
UL, CUL, TUV
1.7 oz
MTBF predictions may vary slightly from model to model.
Specifications typically at 25°C, normal line, and full load, unless otherwise stated.
Soldering Conditions: I/O pins, 260°C, ten seconds; fully compatible with
commercial wave-soldering equipment.
Safety: Agency approvals may vary from model to model. Please consult factory
for specific model information.
Units are water-washable and fully compatible with commercial spray or immersion
post wave-solder washing equipment.
115 - 140% V
out
Nom.
70 - 90% V
out
Nom.
Latching
1
Keil C51 编译、调试软件使用指南
该手册是Keil 软件公司8051 单片机软件开发工具的介绍是为新用户和有兴趣的读者准备的使用 指南只需要阅读本书就可以正确地运行和使用该软件这本用户指南包括以下章节的内容 第一章介绍 对 ......
wzt 51单片机
分享msp430f149单片机控制步进电机C语言程序
#include typedef unsigned int uint; typedef unsigned char uchar; #define PWM BIT2 void int_clk() { uchar i; BCSCTL1&=~XT2OFF; //打开XT ......
Jacktang 微控制器 MCU
如何加快linux android 的编译速度
尤其是android4.0 编译,很难顶吧,四个小时一般的电脑,有什么办法优化一下呢?...
Wince.Android 嵌入式系统
第8章 进程控制
8.1 引言1418.2 进程标识1418.3 fork函数1428.4 vfork 函数1458.5 exit函数1478.6 wait和waitpid函数1488.7 wait3和wait4函数1528.8 竞态条件1538.9 exec函数1568.10 更改用户ID和组ID1608.10.1 ......
謃塰 Linux开发
基于FPGA的室内可见光通信系统
现在需要做一个基于FPGA的室内可见光通信系统,速率需要至少10Mbps,不知道有没有那种专用的LED驱动芯片,和光电转换后接收的芯片可以直接用。 如果你有能力对我完成这个系统提供一些帮助的话 ......
would2008123 FPGA/CPLD
multibin时出现filesys.exe异常?
2440实现multibin,FLASH为K9F1G08.生成的xip.bin文件烧写到FLASH后,运行到xipkernel时出现文件系统异常。 在.map文件中查了下,好像是coredll.dll中的 InitLocale函数出错了。请问哪位大侠能 ......
sunrise41 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 648  2179  945  2876  1240  39  37  4  29  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved