电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC549M000DG

产品描述LVDS Output Clock Oscillator, 549MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC549M000DG概述

LVDS Output Clock Oscillator, 549MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC549M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率549 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MDK下外扩SRAM指定地址分配空间问题
u16 LCD_BACK __attribute__ ((at(0X64000000+MEM2_MAX_SIZE+MEM2_ALLOC_TABLE_SIZE*2))); u16 LCD_BACK1 __attribute__ ((at(0X64000000+MEM2_MAX_SIZE+MEM2_ALLOC_TABLE_SIZE*2+480)));这样 ......
轻舞飞扬1 stm32/stm8
什么是DSP?手机里的DSP调试是干嘛的?
什么是DSP?手机里的DSP调试是干嘛的?...
STORMc DSP 与 ARM 处理器
医疗设备设计如何不断推进医院医疗保健向家庭医疗保健的转变?
本帖最后由 dontium 于 2015-1-23 13:17 编辑 作者:Steven A Dean,德州仪器 (TI) 医疗产品市场营销总监 2009 年,我们希望这一生态系统拼图中分散的几块会拼合到一起,从而在设备相互操作 ......
德州仪器 模拟与混合信号
求助:cc2430驱动ds18b20问题
有没有哪位前辈做过基于Zigbee无线网络技术的cc2430开发板和ds18b20温度传感器的无线测温项目啊?我正在做,但是遇到个问题:程序总是停在DS18b20的驱动程序里的这一句:while(IN_DQ) {;}// ......
wwh19910609 无线连接
launchPad沒收到,不過收到一塊FRAM的開發板
不知道怎麼回事哦?...
campo 微控制器 MCU
GPS定位系统
想用430做一个GPS定位系统的接收器,急求接触过这方面的前辈指点。。。...
lindandaixu NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1190  1645  685  270  1455  27  28  41  17  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved