电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC174M000DG

产品描述LVDS Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC174M000DG概述

LVDS Output Clock Oscillator, 174MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC174M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率174 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于AM335x的U-Boot/SPL 的CCS 调试
在基于Linux的AM335x软件开发流程中,第一步就是U-Boot/SPL(SecondProgram Loader)的移植。在移植中遇到问题比较常见,而U-Boot/SPL的调试手段比较简陋,不便于迅速找到问题。利用仿真器可以 ......
37°男人 DSP 与 ARM 处理器
飞思卡尔 MK20开发套件
还有人要万利出的飞思卡尔的MK20开发套件吗?...
zjbwxl 淘e淘
透漏一下,2013年TI电池管理系列研讨会开始报名!!
2013年,德州仪器(TI) 整装待发,强势推出全新研讨会系列——电池管理研讨会。最新的充电创新科技、最权威的电量计量和电池认证解决方案、最值得信赖的模拟前端和保护技术,将结合丰富全面的应 ......
qwqwqw2088 模拟与混合信号
51单片机内部定时器2的功能实现与使用
工程大了,有时候发现单片机内部只有2个通用定时器还真的不够用,换avr又不太必要,因此昨天花了几乎一天时间来把它内部T2的功能全实现了一遍。 T2相关寄存器不多,而花这么多时间因为datashee ......
tonytong 51单片机
分享DSP双模手机的小灵通网络优化分析
无线网络优化包括终端、基站和核心网的优化,GSM(G网)和3G(C网,包括2G的IS-95)都有较完善的网络优化方案。   当前,国内存在GSM、PHS、CDMA等多网并存,为了充分利用这些网络资源,多 ......
fish001 微控制器 MCU
讨论:各位在单片机中用什么算法去做菜单?
讨论:各位在单片机中用什么算法去做菜单? 比如我要用89s52和smc1602做个菜单。这个菜单有很多层的,即有子菜单。 不知道各位用的是什么方法和算法? 小弟我一开始就用树和链表方式做的。 ......
tunersys 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1219  426  2525  2853  1959  36  17  48  16  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved