电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1305M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1305MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1305M00DGR概述

CMOS/TTL Output Clock Oscillator, 1305MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1305M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1305 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问用Cosmic能嵌入汇编程序吗??
请问用Cosmic能嵌入汇编程序吗??能的话怎么实现呢?有这方面的资料吗?...
gf88688 stm32/stm8
scsi/raid host controler无法安装这个硬件
在线的师兄师姐,求救scsi raid host controller指定的服务并未以安装的服务存在,是什么问题?如何安装?我试过卸载后,重新扫描硬件更改,重新安装了驱动,但提示还是无法安装这个硬件? 还有一个问 ......
disasterhe 嵌入式系统
McBSP作为SPI使用时接收问题
我在用McBSP当做SPI功能接收时,while(McbspaRegs.MFFRX.bit.RXFFST!=1)此句不设置的话能够接收到数据(数据不对),可是如果设置上句的话就接收不到请问这是怎么回事 ...
小喇叭 微控制器 MCU
那位有Linux嵌入式的视频
我很想要!可是一直找不到!我都急坏了! 哪位好兄弟 能帮的上我的 我会谢谢他的! QQ119871923...
chinawu Linux开发
在隔离信号和电源设计时经常出现的问题
高压电路设计需要通过隔离来保护操作人员、与低压电路进行通信并消除系统内不必要的噪声。数字隔离器提供了一种简单可靠的方法,可以在工业和汽车应用中实现高压隔离通信。 要保持信号通过隔离 ......
buildele 电源技术
GPE在DDI的上面一层吗?
初学windows ce 驱动 看到一个讲LCD驱动的视频说:GPE位于DDI的上面一层,但是这个视频又说实现驱动时,就是实现PDD层。实现步骤是1,实现一个GPE类。2,... 既然GPE是DDI上面一层,驱动实现的 ......
wenwen223 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1087  2457  1869  332  2917  22  50  38  7  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved