电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1236M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1236MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1236M00DGR概述

CMOS/TTL Output Clock Oscillator, 1236MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1236M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1236 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
瑞萨单片机I/O的输入模式的编程疑问,求高人指点!
本帖最后由 paulhyde 于 2014-9-15 03:31 编辑 我在P03接了一个按键,想用过按键触发一个动作,如下: P0.3我设置I/O模式为IN main() { P13.0=1; //开LED灯 while(1) { if(P0.3) ......
zhangyaojianll 电子竞赛
把数据采集一行放入FIFO中,那么从FIFO中读数据的时候,时钟是否应该保持不变?
做图像插值时,把720P变成1080p,想把数据采集一行放入FIFO中,那么从FIFO中读数据的时候,时钟是不是应该保持不变呢? eeworldpostqq...
桂花蒸 FPGA/CPLD
串口怎样和板子能信
我想问一下,我的板上有个VGA接口,我怎样用电脑上的串口接在VGA接口上通信,中间需要一个什么板转换通信?谢谢!...
小庞 嵌入式系统
节能:电源管理半导体应用范围进一步扩大
半导体技术促使电源管理蓬勃发展   最近一篇短文,有趣地把电源管理半导体描述为半导体界的灰姑娘,这说明电源管理半导体长期来被认为是半导体界的一个不起眼的配角。但近来忽然发现当整个半 ......
selenababy 电源技术
DSP TMS320C66x之DSP优化
一、 c6x的编译的常用选项 (一)c6x的编译程序为“cl6x.exe”使用的方法 Cl6x Cl6x: 编译程序 Options: 编译选项 Filenames: C或汇编源文件 说明: 编译选项是一个 ......
fish001 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2329  309  165  1681  191  56  1  20  50  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved