电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA784M000DGR

产品描述LVPECL Output Clock Oscillator, 784MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA784M000DGR概述

LVPECL Output Clock Oscillator, 784MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA784M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率784 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
C2000 DSP LaunchPad扩展板(已上传)
本帖最后由 平湖秋月 于 2014-5-27 09:50 编辑 我找人做了一块C2000 LaunchPad的扩展板,等几天给大家过目,一般的实验都可以做了 ...
平湖秋月 微控制器 MCU
烧写内核的地方有坏块为什么内核就没法启动啊
大家好 我烧写内核的地址是0x200000 但是在0x280000的地方有个坏块 启动时提示bad CRC 找不到内核 我避开这个坏块 把内核烧写到0x300000的地方就没有那个提示啦 我想问的是 不是自动跳过坏块 ......
yanghelovehuang Microchip MCU
求助
78857 上图中的Address指的是什么? 要怎么查看ADC12memory0内的内容?...
zzbaizhi 微控制器 MCU
FPGA输出方波 求助
小弟在做一个项目,项目要求输出512路方波,其中方波的频率在1Mhz -- 1Hz间分十档可调,每两路的频率相同,但是要求其相位要可调,分10档可调。采用什么样的方案比较好。 我想的是采用分频电路 ......
encrinite307 FPGA/CPLD
基于AVR的运算机器人
本帖最后由 dj狂人 于 2014-4-11 21:59 编辑 我没有多少资源共享,只能分享些小经验,哈哈,不要见怪。 去年参加了次全国教育机器人大赛,一个组选两个题,我们组选了灭火跟创意 ......
dj狂人 机器人开发
DIY PIC编程器全部资料!~
全部资料,包括原理图,PCB还有HEX文件和软件!~ 这个不要金币,应该没有******会觉得贵了吧!~...
wanghongyang DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 756  1709  531  706  1231  59  39  58  44  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved