电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC208M000DG

产品描述CMOS/TTL Output Clock Oscillator, 208MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DC208M000DG概述

CMOS/TTL Output Clock Oscillator, 208MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC208M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率208 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单片机论坛谁给推荐下
国外的关于单片机,嵌入式系统的论坛给推荐一下,谢谢 还有有关的QQ群组...
microwave1 嵌入式系统
采集系统(NI_CompactDAQ)技术白皮书_常见问题解答.
采集系统(NI_CompactDAQ)技术白皮书_常见问题解答....
安_然 测试/测量
TI有没有一款能同时进两路图像信号的DSP芯片,求解答!
请问TI有没有一款双通道DSP芯片,能够同时进两路图像信号。如果有的话,是什么型号的,还有它的工作原理。急求解答啊!...
GOXMM DSP 与 ARM 处理器
想学uCOS了.前辈们来给点忠告和指导吧.谢谢大家了
这个学期有了STM32开发板.一学期时间.它的外设基本摸了一遍.和天天看书混日子比起来感觉真的充实了许多.现在打算看一看嵌入式.正好手头有stm32f103的板子.想试试看吧以前看过一点邵贝贝教授的书 ......
astwyg 实时操作系统RTOS
直流供电,不断电切断单向可控硅,探讨-补充
我手里有一个可以正常工作的板子,上面的电路,如图所示,使用的是单向可控硅100-8,按照我们平常接受的知识,在通过可控硅电流大于IH的情况下是无法关闭可控硅的,但是这个电路确实可以关闭, ......
joneywei 分立器件
高分跪求:MP3硬件设计(毕业论文)!急!
高分跪求:MP3硬件设计(毕业论文)!急! 请高手帮帮忙,谢谢大家了!...
jgj 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 93  2072  943  993  2185  56  55  29  44  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved