电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB1314M00DGR

产品描述LVPECL Output Clock Oscillator, 1314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB1314M00DGR概述

LVPECL Output Clock Oscillator, 1314MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB1314M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1314 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家对不用的管教都怎么处理啊
如题! 大家对不用的管教都怎么处理啊...
lixinsir FPGA/CPLD
【2009、10、16】中国航天科技集团公司网络双选招聘活动安排
请广大毕业生登陆中国航天人才网(www.spacetalent.com.cn)。高校毕业生登录中国航天人才网后,需进行注册、测评后,方可查询并申报集团公司2010年各单位招聘岗位信息。 所有相关岗位信息已在 ......
gauson 求职招聘
3D EM仿真软件缓解设计挑战
在微波设计领域,软件工具的重要性日益俱增。不仅大部分射频工程师都在使用软件设计工具,而且这些软件工具的能力也在不断提升,可共同缓解各个设计阶段存在的问题和挑战。 在高频和高速器件的 ......
songbo 无线连接
Atmel耐辐射32位SPARC V8处理器
Atmel近日推出耐辐射32位SPARCV8处理器AT697。和以前的SPARC处理器相比,AT697提升的速度/功耗比例为8倍,为太空设备提供增强的计算功能,而封装却小3倍。 AT697的CPU和LEON2-FT1.0.13兼容,有8 ......
rain Microchip MCU
【Nucleo心得】STM32L053 Nucleo直播学习——SPI练习(5110_LCD)
本帖最后由 zhimagod 于 2014-9-30 20:37 编辑 十一快到了,收到板子都已经一个多星期了,也没能拿出几天时间来学习……真郁闷 今天抽出点时间来玩了玩SPI接口,正好手上有一块Nokia5110的L ......
zhimagod stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2313  981  526  1275  975  8  46  14  22  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved