电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB1317M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1317MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB1317M00DG概述

CMOS/TTL Output Clock Oscillator, 1317MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB1317M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1317 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
上班的坛友们来晒晒你们的年终奖都是多少吧
RT 明年我来晒!~今年我没有!~...
wanghongyang 工作这点儿事
【Silicon Labs BG22-EK4108A 蓝牙开发评测】I. 开箱和LED点亮测试
本帖最后由 zhang1gong 于 2022-1-5 22:24 编辑 1拆包 在2021年最后一天的下午,终于收到了Silicon Labs公司的评测板:BG22-EK4108A。 打开快递外包装,内包装简洁,防震的泡泡包里只 ......
zhang1gong Silicon Labs测评专区
求单片机89C52的烧录软件
在网上找了好久都没找到,感谢!...
gushifu 嵌入式系统
烦请模拟技术的高手给指点一二(有图)
说明:图中是一款测量后备电源12V单体蓄电池电压电路,芯片是一款其定制的IC,第1和27脚为模拟输入,第3脚为模拟输入和输出。芯片内部估计还有电压采集的相应电路。 问题:从芯片的外围电路 ......
wenteng 模拟电子
请教懂VHDL的高手,帮帮忙!!!
这是一个正负脉宽数控调制信号发生器,就是没有运行成功,有的地方看不懂,请教高手帮忙解释一下,谢谢啦! LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY PULSE IS PORT(CLK:I ......
gdaddma 嵌入式系统
模拟设计为工程师软肋,教育缺失是根本
分析2304份有效调查问卷发现,工程师认为最具挑战性的设计前五位分别为EMI/EMC设计、射频设计、低噪声电路设计、信号处理和电源管理,分别占到受访工程师总数的42%、33%、30%、27%和24%,而EMI ......
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2864  1102  184  2433  717  58  23  4  49  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved