电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1351M00DGR

产品描述LVPECL Output Clock Oscillator, 1351MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1351M00DGR概述

LVPECL Output Clock Oscillator, 1351MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1351M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1351 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于ucos任务的问题,为什么优先级高的任务只执行了一次
代码如下,LEDx_TOGGLE 是一个把LED亮灭的函数。 原来的代码每个任务都有延时的,运行起来也是正常的,三个LED闪烁。 但是当我把任务2的延时注释掉了之后,再次编译运行。 任务1执行了一次 ......
wtffff 嵌入式系统
种实用的逆变桥功率开关管门极关断箝位电路
针对1kVA高频在线式UPS主功率电路的设计,并结合实际电路调试中所遇到的问题,提出了一种实用的电路——逆变桥功率开关管门极关断箝位电路,它可以有效地抑制开关管门极的干扰,从而提高电路的 ......
fighting 模拟电子
EEWORLD大学堂----低频和直流操作的栅极驱动注意事项
低频和直流操作的栅极驱动注意事项:https://training.eeworld.com.cn/course/5260Half bridge power trains and gate drive solutions are widely used in low frequency applications such as ......
hi5 聊聊、笑笑、闹闹
AD09中反白打印pcb时过孔不能设置成黑色?
我用的是ad09的软件,使用感光板制作pcb时,在打印设置那里没有过孔选项,请问要怎么设置 ...
萤点 PCB设计
联想G450的机子适合装2003的系统吗!
我的电脑是联想G450的,一直是用的Xp系统,最近因为工作需要要装2003的系统,到现在我已经做了很多次2003的系统,系统做的时候是合适的,但是装完所有的驱动之后重启机子的时候,就出现蓝频,只 ......
cub_wolf 嵌入式系统
[求助] 串口通讯中,寄存器SBUF中的数值不能改变?
例如我想传一个10,SBUF=10; 但是我再写一条指令把SBUF数据读出来,结果是另外的一个数FF,求助...
jhhh999 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2177  726  873  1191  991  34  1  55  49  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved