电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

PTTLDL-14-5

产品描述Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14
产品类别逻辑    逻辑   
文件大小1MB,共3页
制造商Engineered Components Co
下载文档 详细参数 选型对比 全文预览

PTTLDL-14-5概述

Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14

PTTLDL-14-5规格参数

参数名称属性值
厂商名称Engineered Components Co
零件包装代码DIP
包装说明DIP, DIP48,.3
针数48/14
Reach Compliance Codeunknown
其他特性BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED
系列TTL
JESD-30 代码R-XDIP-T14
长度62.23 mm
逻辑集成电路类型ACTIVE DELAY LINE
功能数量1
抽头/阶步数63
端子数量14
最高工作温度70 °C
最低工作温度
输出极性TRUE
封装主体材料UNSPECIFIED
封装代码DIP
封装等效代码DIP48,.3
封装形状RECTANGULAR
封装形式IN-LINE
电源5 V
可编程延迟线YES
Prop。Delay @ Nom-Sup329 ns
认证状态Not Qualified
座面最大高度6.35 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总延迟标称(td)329 ns
宽度7.62 mm

PTTLDL-14-5相似产品对比

PTTLDL-14-5 PTTLDL-14-1 PTTLDL-14-4 PTTLDL-14-2 PTTLDL-14-3
描述 Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14 Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14 Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14 Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14 Active Delay Line, Programmable, 1-Func, 63-Tap, True Output, TTL, 0.250 INCH HEIGHT, DIP-48/14
厂商名称 Engineered Components Co Engineered Components Co Engineered Components Co Engineered Components Co Engineered Components Co
零件包装代码 DIP DIP DIP DIP DIP
包装说明 DIP, DIP48,.3 0.250 INCH HEIGHT, DIP-48/14 DIP, DIP48,.3 DIP, DIP48,.3 DIP, DIP48,.3
针数 48/14 48/14 48/14 48/14 48/14
Reach Compliance Code unknown unknown unknown unknow unknow
其他特性 BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED BURNED-IN TO LEVEL B OF MIL-STD-883; MAX RISE TIME CAPTURED
系列 TTL TTL TTL TTL TTL
JESD-30 代码 R-XDIP-T14 R-XDIP-T14 R-XDIP-T14 R-XDIP-T14 R-XDIP-T14
长度 62.23 mm 62.23 mm 62.23 mm 62.23 mm 62.23 mm
逻辑集成电路类型 ACTIVE DELAY LINE ACTIVE DELAY LINE ACTIVE DELAY LINE ACTIVE DELAY LINE ACTIVE DELAY LINE
功能数量 1 1 1 1 1
抽头/阶步数 63 63 63 63 63
端子数量 14 14 14 14 14
最高工作温度 70 °C 70 °C 70 °C 70 °C 70 °C
输出极性 TRUE TRUE TRUE TRUE TRUE
封装主体材料 UNSPECIFIED UNSPECIFIED UNSPECIFIED UNSPECIFIED UNSPECIFIED
封装代码 DIP DIP DIP DIP DIP
封装等效代码 DIP48,.3 DIP48,.3 DIP48,.3 DIP48,.3 DIP48,.3
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 IN-LINE IN-LINE IN-LINE IN-LINE IN-LINE
电源 5 V 5 V 5 V 5 V 5 V
可编程延迟线 YES YES YES YES YES
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 6.35 mm 6.35 mm 6.35 mm 6.35 mm 6.35 mm
最大供电电压 (Vsup) 5.25 V 5.25 V 5.25 V 5.25 V 5.25 V
最小供电电压 (Vsup) 4.75 V 4.75 V 4.75 V 4.75 V 4.75 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V 5 V
表面贴装 NO NO NO NO NO
技术 TTL TTL TTL TTL TTL
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子形式 THROUGH-HOLE THROUGH-HOLE THROUGH-HOLE THROUGH-HOLE THROUGH-HOLE
端子节距 2.54 mm 2.54 mm 2.54 mm 2.54 mm 2.54 mm
端子位置 DUAL DUAL DUAL DUAL DUAL
总延迟标称(td) 329 ns 77 ns 266 ns 140 ns 203 ns
宽度 7.62 mm 7.62 mm 7.62 mm 7.62 mm 7.62 mm
Prop。Delay @ Nom-Sup 329 ns 77 ns 266 ns - -

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 137  329  621  909  1044 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved