电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140SA55FGI

产品描述Dual-Port SRAM, 1KX8, 55ns, CMOS, CQFP48, 0.750 X 0.750 INCH, 0.110 INCH HEIGHT, GREEN, CERAMIC, QFP-48
产品类别存储    存储   
文件大小150KB,共19页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

IDT7140SA55FGI概述

Dual-Port SRAM, 1KX8, 55ns, CMOS, CQFP48, 0.750 X 0.750 INCH, 0.110 INCH HEIGHT, GREEN, CERAMIC, QFP-48

IDT7140SA55FGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明QFF, QFL48,.75SQ
针数48
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间55 ns
I/O 类型COMMON
JESD-30 代码S-CQFP-F48
JESD-609代码e3
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFF
封装等效代码QFL48,.75SQ
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度2.7432 mm
最大待机电流0.03 A
最小待机电流4.5 V
最大压摆率0.19 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层MATTE TIN
端子形式FLAT
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间30

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
OCTOBER 2008
1
DSC-2689/14
©2008 Integrated Device Technology, Inc.
功率因数问题
各位大神,小弟现有一BUCK电路的电源 功率因数只有0.40 我想提高到0.55该怎么做? 总功率是14W的 我的输入电解是10UF的。我减小到3.3UF,功率因数就上去了,这样合不合适?我感觉太小了。按2 ......
wangguangping 电源技术
boot_serial 用jlink 能正常仿真吗
请问在使用boot_serial 可以正常的仿真吗,我的一进去PC就停在0x6a上也跳不进ProcessorInit中老是停在UARTReceive() 中的 while((HWREG(UART0_BASE + UART_O_FR) & UART_FR_RXFE)) { }位置跳 ......
sailbeyond 微控制器 MCU
PLD/FPGA 结构与原理初步(二)
一.查找表(Look-Up-Table)的原理与结构 采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,Virtex系列等。查找表(Look-Up-Table)简称为LUT,LUT本质上就 ......
FPGA/CPLD
回复大家的24Cxx读写问题
看附件,有ASM和C代码示例....
huchuan987 单片机
磁翻板液位计远传电路4~20mA
磁翻板液位计远传电路4~20mA的PCB可以提供下啊QQ:1004529150...
白色咖啡厅 PCB设计
功放模拟信号输出电路的问题
【不懂就问】 图1和2都是TPA3221的应用推荐图,图1是application note中的,图2 是datasheet中的典型应用【1】图1和2中,都对同一个声道的两条输出信号都对地有一个电容,如图1中的红圈,但是 ......
shaorc 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1084  2909  2281  2265  2166  22  59  46  44  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved