电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

CPPLC4LT-A7BR-FREQ2TS

产品描述CMOS Output Clock Oscillator, 40MHz Min, 100MHz Max
产品类别无源元件    振荡器   
文件大小3MB,共5页
制造商Cardinal Components
标准  
下载文档 详细参数 全文预览

CPPLC4LT-A7BR-FREQ2TS概述

CMOS Output Clock Oscillator, 40MHz Min, 100MHz Max

CPPLC4LT-A7BR-FREQ2TS规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Cardinal Components
Reach Compliance Codecompliant
其他特性TRI-STATE OUTPUT; TUBE
最长下降时间4 ns
频率调整-机械NO
频率稳定性25%
制造商序列号CPPL
安装特点THROUGH HOLE MOUNT
最大工作频率100 MHz
最小工作频率40 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸13.2mm x 13.2mm x 5.6mm
最长上升时间4 ns
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装NO
最大对称度60/40 %
今年电设那乘法器是干啥的
[i=s] 本帖最后由 paulhyde 于 2014-9-15 03:45 编辑 [/i]今年电设那乘法器是干啥的,求指教。谢谢...
一路花开 电子竞赛
如何看自己的系统所采用的文件系统是哪种啊?
如何看自己的系统采用的是哪种文件系统啊?是fatfs的还是binfs的啊?...
逍遥vs无聊 嵌入式系统
谷歌彻底挂了?山人自有妙计!
[i=s] 本帖最后由 dontium 于 2015-1-23 11:39 编辑 [/i]试试谷粉搜搜,gfsoso....
晴天7227 模拟与混合信号
晒晒eeworld礼品
谢谢eeworld,公司搬了新地址,中间出了点小叉子,隆重谢谢soso姐姐帮忙解决...
elvike 聊聊、笑笑、闹闹
用Verilog 和VHDL 的比例
大家来投下票好象国外一般用verilog,但以前国内不少人用VHDL自己先来投我用verilog ,偏c,所以好学...
settleinsh FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 536  898  1011  1183  1481 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved