电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TSPC750AVGSB/Q12LH

产品描述RISC Microprocessor, 32-Bit, 266MHz, CMOS, CBGA360, CERAMIC, CGA-360
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小679KB,共44页
制造商Atmel (Microchip)
下载文档 详细参数 全文预览 文档解析

TSPC750AVGSB/Q12LH概述

RISC Microprocessor, 32-Bit, 266MHz, CMOS, CBGA360, CERAMIC, CGA-360

TSPC750AVGSB/Q12LH规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Atmel (Microchip)
零件包装代码CGA
包装说明CGA,
针数360
Reach Compliance Codecompliant
ECCN代码3A001.A.2.C
地址总线宽度32
位大小32
边界扫描YES
最大时钟频率83.3 MHz
外部数据总线宽度64
格式FLOATING POINT
集成缓存YES
JESD-30 代码S-CBGA-X360
长度25 mm
低功率模式YES
湿度敏感等级1
端子数量360
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码CGA
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)225
认证状态Not Qualified
筛选级别MIL-STD-883 Class B
座面最大高度4.2 mm
速度266 MHz
最大供电电压2.7 V
最小供电电压2.5 V
标称供电电压2.6 V
表面贴装YES
技术CMOS
端子形式UNSPECIFIED
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度25 mm
uPs/uCs/外围集成电路类型MICROPROCESSOR, RISC

文档解析

TSPC750A 微处理器是 PowerPC RISC 架构的低功耗实现,专为高性能嵌入式系统设计。它采用超標量设计,每个时钟周期可执行三条指令,并集成六个独立执行单元,提供高效并行处理能力。该处理器支持高达 266MHz 的核心频率,SPECint95 得分 12.4,SPECfp95 得分 8.4,计算性能卓越。 技术规格包括 32KB 八路组相联指令缓存和 32KB 八路组相联数据缓存,并配备专用 L2 缓存接口,可扩展至 1MB。功耗管理涵盖 Nap、Doze 和 Sleep 三种静态模式,典型功耗为 4.2W(200MHz 时)。总线接口兼容 60x 标准,支持 64 位数据总线和 32 位地址总线,以及多种时钟分频选项。 该处理器适用于工业自动化、通信设备和军事系统等场景,其陶瓷球栅阵列(CBGA360)封装确保在 -55°C 至 +125°C 的宽温度范围内可靠运行,满足高可靠性需求。TSPC740A 微处理器基于 PowerPC RISC 架构,针对空间受限和低功耗应用优化。它省略了 L2 缓存接口,但保留核心高性能特性,包括超標量设计和每个时钟周期三条指令的执行能力。在 266MHz 频率下,SPECint95 得分为 11.5,SPECfp95 为 6.9,MIPS 达 488,提供平衡的计算效率。 该处理器配备 32KB 指令缓存和 32KB 数据缓存,支持相同的功耗管理机制如 Nap、Doze 和 Sleep 模式,动态调整空闲单元功耗。总线接口采用 64 位数据总线和 32 位地址总线,兼容 PowerPC 603 和 604 系列,确保软件和硬件兼容性。封装选项为 CBGA255,体积更紧凑。 TSPC740A 适用于便携式设备、消费电子和汽车电子系统,其低功耗设计和可靠性支持电池供电环境和成本敏感型应用,简化系统集成。PowerPC 750A/740A 微处理器家族提供统一的 RISC 架构解决方案,满足多样化性能需求。核心架构包括超標量处理、32KB 独立指令与数据缓存,以及高级功耗管理功能。两者均支持最高 266MHz 频率,并通过 JTAG 接口实现完整测试兼容性。 关键差异在于 TSPC750A 集成 L2 缓存控制器,而 TSPC740A 更注重紧凑设计。家族成员共享总线接口标准(64 位数据总线、32 位地址总线),并兼容多种时钟分频设置。功耗特性涵盖动态管理和静态模式(Nap、Doze、Sleep),典型功耗控制良好。 该家族适用于工业控制、网络设备和嵌入式系统,提供从高性能到低成本的灵活选择。陶瓷封装(CBGA255 或 CBGA360)确保在严苛环境下稳定运行,支持广泛温度范围。

文档预览

下载PDF文档
Features
12.4 SPECint95, 8.4 SPECfp95 at 266 MHz (TSPC750A) with 1 MB L2 at 133 MHz
11.5 SPECint95, 6.9 SPECfp95 at 266 MHz (TSPC740A)
488 MIPS at 266 MHz
Selectable Bus Clock (11 CPU Bus Dividers up to 8x)
P
D
Typical 4.2 W at 200 MHz, Full Operating Conditions
Nap, Doze and Sleep Modes for Power Savings
Superscalar (3 Instructions per Clock Cycle)
4-GByte Direct Addressing Range
64-bit Data and 32-bit Address Bus Interface
32 KB Instruction and Data Cache
Six Independent Execution Units and Two Register Files
Write-back and Write-through Operations
f
int
max = 266 MHz
f
bus
max = 83.3 MHz
Compatible CMOS Input / TTL Output
Description
The TSPC750A and TSPC740A microprocessor (after named 750A/740A) are low-
power implementations of the PowerPC Reduced Instruction Set Computer (RISC)
architecture.
The 750A/740A microprocessors’ designs are superscalar, capable of issuing three
instructions per clock cycle into six independent execution units.
The 740A/750A microprocessors use a 2.6/3.3V CMOS process technology and
maintain full interface compatibility with TTL devices.
The 750A/740A provide four software controllable power-saving modes and a thermal
assist unit management.
The 750A/740A microprocessors have separate 32K byte, physically-addressed
instruction and data caches and differ only in that the 750A features a dedicated L2
cache interface with L2 on-chip tags.
Both are software and bus-compatible with the PowerPC 603
and PowerPC 604
families, and are fully JTAG compliant.
The TSPC740A microprocessor is pin compatible with the TSPC603e family.
PowerPC
750A/740A RISC
Microprocessor
Family PID8t-
750A/740A
Specification
TSPC750A/740A
G suffix
CBGA255 and CBGA360
Ceramic Ball Grid Array
GS suffix
CI-CBGA255 and CI-CBGA360
Ceramic Ball Grid Array
with Solder Column Interposer (SCI)
Rev. 2128A–HIREL–01/02
1
模拟信号传输与模拟信号标准化
对于热工控制仪表,在设计时就应力求做到通用化和相互兼容。通用化是指同一台仪表可以来显示或控制不同的参数,尽管被测的参数千差万别,不论它们的变化范围如何,虽然所用的传感器、变送器、转 ......
zidonghua01 模拟电子
【Altera SoC体验之旅】利用System Console工具对SoC设计进行调试
利用System Console工具对SoC设计进行调试概述 传统fpga逻辑工程师要开始进行基于SoC的fpga设计,确实有一些难题。这一系列的文档大致记录下本人学习SoC开发的一些历程,根据设计文档跑了 ......
coyoo FPGA/CPLD
【GD32F310G-START】移植RT_Thread
【前言】移植RT_Thread是我的评测项目之一,具体RT_Thread的好处在这里不细说,这里详细讲述如何实现移植。 【移植】 1、将官方提供的例程GPIO_Ruing_LED文件夹复制一份备用,然后重命名0 ......
lugl4313820 GD32 MCU
uCOS_ARM移植要点详解—北航版
uCOS_ARM移植要点详解—北航版...
zzhere2007 实时操作系统RTOS
怎样在.net2005中使用serialport控件
我在port_DataReceived事件中对窗口控件操作时老是提示要与独立线程创建的控件交互, 比如,我中该事件中收到一段字符,判断后关闭当前窗口, 这个简单的应用都实现不了,我该怎么做呢?...
beifenggood 嵌入式系统
【新春酷学】待解决问题,期待参与讨论!!!
qqwintian提问: 1、新的Σ-δ的AD,原理是什么?与双积分型AD比,有什么优势? 既然可以轻松做到24bit甚至31bit,为什么高端台式万用表无一采用?INL和DNL指标就那么差么? 2、 多积 ......
soso 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 341  2547  2694  2636  2167  49  30  59  13  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved