电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC368M000DG

产品描述CMOS/TTL Output Clock Oscillator, 368MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC368M000DG概述

CMOS/TTL Output Clock Oscillator, 368MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC368M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率368 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
丰田混合动力车
丰田汽车自1997年推出混合动力汽车“普锐斯”以来,已经在全世界销售了140万辆。本届车展丰田又推出了雷克萨斯混合动力汽车。丰田汽车渡边捷昭社长在车展媒体日的新闻发布会上说,丰 ......
babbage 汽车电子
关于使用lib文件时候程序跑飞的问题
我做的是移植tcp/ip协议栈,当把协议栈代码和操作系统一起编译的时候,向基于该协议栈的UDP服务器发送消息没有问题; 但是如果把该协议栈编译成lib文件后再与操作系统一起编译,程序就会跑飞; ......
huhu2qq 嵌入式系统
QT显示问题
我在图形界面里创建了一个textlable 用QProcess 执行一个外部程序 我想让外部程序的输出显示到这个textlable 中 程序是对视频编码解码的 正常执行程序显示的是视频输出 就是在textlbale显示 ......
lishi1991 Linux开发
新手实验操作出错,希望大家能帮助解答。谢谢!
在实验教材中,在做de1_soc_sw_lab3中的实验时,输入make指令后,显示这个错误。一直搞不明白。:Sad: ...
浩浩学习 FPGA/CPLD
PCB做好后怎样对应原理图?
1.PCB做好后,有的pin角自己作图时直接在PCB上修改了,可不可以自动对应要原理图修改完成呢? 2.有一张原理图PCB上是copy过去的,pcb做好后,原理图重新生成,copy的元器件全部拉出来,应该是 ......
方轮自行车 PCB设计
QT应用开发学习视频教程分享,需要的朋友可以看看!
楼主在这里给大家分享一个QT应用开发学习视频教程,需要的朋友可以下载来看看,希望能帮助到大家! 百度云分享:http://pan.baidu.com/s/1pLbbXWZ 密码:rlyz ...
深入细化 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1021  1576  2178  2554  2295  46  2  16  50  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved