电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA892M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 892MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA892M000DGR概述

CMOS/TTL Output Clock Oscillator, 892MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA892M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率892 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【跟TI学电源】课程的课件,希望对大家有用
97153 【跟TI学电源】课程的课件,希望对大家有用 ...
chen8710 模拟与混合信号
lwip2.1.2中的trap和varbind怎么做
以前使用lwip1.4.1,有varbindlist的概念,把每个要发的varbind组成一个list,然后发送trap。 现在使用lwip2.1.2,没有varbindlist的概念,然后发送trap的时候要怎么发? 1. 自己组一个l ......
李嘟嘟他爸 stm32/stm8
str91 p6.6 p6.7口配置uart0时总出现死机
stopped external ....by other core 总是执行不下去。当我禁止掉6.6脚的GPIO_IPINPUTConneced 的时候是可以发送内容的。但是无法接收. 雷同的程序在UART2口已经实现。 不知道P6.6,P6.7 ......
sebrina2010 stm32/stm8
WinCE里要屏蔽掉开始菜单中的运行,我的文档,程序等选项该怎么做?有知道的吗?
WinCE里要屏蔽掉开始菜单中的运行,我的文档,程序等选项该怎么做?有知道的吗?...
bbslee888 嵌入式系统
EVC 移植到 vs2005上的问题
CE5 换成了.CE6.EVC下写的程序用不了!只能换成VS了. 移值过去后,编译成功,在模拟器下也能运行! 把在放到设备上,点它没反应! 用同样的SDK从0写个程序上去就可以运行! 这是为什么呢?有 ......
beautywen 嵌入式系统
学着使用wxpython编写程序
在明白实现原理的基础上,使用功能强大的python直接编写gnuradio应用程序,也熟悉一下wxpython工具包的使用。实现的主要是常规调幅(要实现抑制载波的DSB比起来要简单一步)。最后的波形为: ......
邶风 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 944  1043  2183  445  469  56  11  24  12  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved