电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB738M000DGR

产品描述LVDS Output Clock Oscillator, 738MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB738M000DGR概述

LVDS Output Clock Oscillator, 738MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB738M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率738 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
谁有6678开发板上面那个560仿真器小板子的原理图?
谁有6678开发板上面那个560仿真器小板子的原理图啊 谁做过这个的测试也行,上面有好多的测试点,都是什么含义呢,哪里能找文档? eeworldpostqq...
梧桐雨 DSP 与 ARM 处理器
430launchpad 使用心得
收到430launchpad两周了,一直没时间体验。今天下午初次体验,实现了用官方例程和上位机程序用touchpad控制windows mediaplayer播放器,感觉很不错。分享给大家,下面是详细过程。 一 ......
openland 微控制器 MCU
小功率设备用什么样的AC插座最合适
最近在选交流电源插座,产品只有5W的功率。 但是评审要求插座要安全可靠,体积小,成本低。(lll¬ω¬) 找来找去,选了这这种八字电源插座 459629 感觉这种插座用在5W低成本的 ......
sfcsdc 模拟电子
【AN-1142应用笔记】高速ADC PCB布局布线技巧
简介 在当今的工业领域,系统电路板布局已成为设计本身的一个组成部分。因此,设计工程师必须了解影响高速信号链设计性能的机制。 115998 115999...
EEWORLD社区 ADI 工业技术
GND、VCC、Vout三根线怎么连到BNC上或卡农口上?
弄了一个接触式麦克风(压电传感器+放大器),三根跟线是GND(屏蔽(编织))、VCC(+5V)、Vout。1、怎样连接到BNC接头上。BNC接头连接的视频线,分成正负极,那GND地线接在哪里?还是说不需要 ......
caihuanchen512 DIY/开源硬件专区
tcpmp交流群
我建了一个tcpmp的交流群 研究这方面的xdjm过来交流一下哈...
flywing 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2890  2380  1055  2270  1607  43  36  58  10  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved