电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB72M0000BGR

产品描述LVPECL Output Clock Oscillator, 72MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB72M0000BGR概述

LVPECL Output Clock Oscillator, 72MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB72M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率72 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
亲爱的,记住我说过的话,我等你!
亲爱的,记住我说过的话,我等你! 亲爱的,你知道吗?你知道我有多在乎你吗?每天除了上班就是想你,想你能陪在我身边,想你牵着我的手,陪我一直走下去.可现实是那么的残忍,它偏偏让你我分隔二 ......
一山一水 聊聊、笑笑、闹闹
MSP430F6638单片机FLL——锁频环
481229 计算公式:fDCOCLK ÷ = fFLLREFCLK ÷ n 【注释】: D:FLLD,默认为2 N:FLLN,默认为31 n:FLLREFDIV, 默认为1 fFLLREFCLK :FLL的参考时钟,默认为XT1CLK ......
火辣西米秀 微控制器 MCU
接下去还有电子设计可以参加吗 (09.9-10.7)
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 接下去还有电子设计可以参加吗 ,2009年到2010年7月还有电子设计类的比赛吗,国赛过得好郁闷啊 ...
chenzhua 电子竞赛
NTC热敏电阻温度传感器的输出线性化
目前美国欧米茄公司的传感器可以做到某个测温区间的电阻线性化,通过及其匹配的两个热敏元件来完成,那有没有简单的通过固定电阻的并联串联就可以达到某个温度区间的线性化呢? ...
致知于行 传感器
关于ADI实验室两项目的建议
首先建议将无线节点项目和参量发生器项目合并,项目名称统一为【虚拟分布式手持过程仪表校验仪】。 若有不妥之处还请两位楼主海涵。 功能要求:虚拟化,远程分布式,监控,信号输出,信号 ......
xu__changhua ADI 工业技术
Prentice Design Verification With E Ebook
35588...
HDLWorld FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1864  2905  282  2699  2490  38  59  6  55  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved