电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA20M0000DGR

产品描述LVPECL Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA20M0000DGR概述

LVPECL Output Clock Oscillator, 20MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA20M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率20 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MDK450注册机
MDK2系列也可...
范小川 stm32/stm8
有谁知道 PQ DOS版 (DOS下的硬盘分区软件)的界面是用什么技术开发的?
有谁知道 PQ DOS版 (DOS下的硬盘分区软件)的界面是用什么技术开发的? 在DOS下它竟然有WINDOWS 95类似的界面,例如对话框、输入框、按钮、标题栏等等GUI元素,难道它是PQ 软件自己画出来的界 ......
gushifu 嵌入式系统
51单片机简单通讯的奇怪现象
大家好,我遇到一个问题,请教一下: 电路很简单,就一块89c51和max232,实现一个功能,当INT0有下降沿到时就中断发送一串指令,开始还正常,一段时间后,串口调试助手就接收不到数据,奇怪的是当把 ......
tinger 51单片机
请教个小问题
内核为应用程序提供基本服务,为了能支持流接口驱动程序,内核重定向应用程序的文件I/0函数到适当的流接口驱动程序进入点。 wince内核为什么要一直运行着?也就是说为什么系统一开始加载就要运 ......
wrerer 嵌入式系统
s3c2440的核心电源问题
s3c2440的datasheet上写的核心的电源和主频有关系,但是他只说了400m和300m该用什么核心电源,如果我用是320m主频应该的核心电压是多少呢?...
春暖花开 嵌入式系统
教你通过批命令方式实现J-Link批量烧写方法
背景 当你想使用J-LinkBASE烧写多个芯片时,使用命令行一步一步的烧写太麻烦了,我们可以采用一种批命令的模式来烧写,这样可以大大提高烧写多个芯片的效率,下面我们STM32F107为例,介绍如 ......
MamoYU 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1855  555  601  461  2079  38  12  13  10  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved