电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC764M000DGR

产品描述LVPECL Output Clock Oscillator, 764MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC764M000DGR概述

LVPECL Output Clock Oscillator, 764MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC764M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率764 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
蓝牙SPP的问题
以下是放在CE上用作服务器端的代码: SOCKET s = socket (AF_BT, SOCK_STREAM, BTHPROTO_RFCOMM); SOCKADDR_BTH sa; memset (&sa, 0, sizeof(sa)); sa ......
wtf 嵌入式系统
FPGA设计全流程
FPGA设计全流程(免费下载,pdf文件格式)! 共享资料,一起进步!...
呱呱 FPGA/CPLD
实时操作系统原理
1 前后台系统的优缺点 前后台系统的架构用一句话来形容的话,就是一个大的循环,加上中断,就形成了一个整的体系。任务级别的称为后台, 中断是异步事件也称为前台。具体的流程图如下:file:///C: ......
凌海滨 嵌入式系统
关于弹出对话框引起的程序错误
在框架类接收串口数据,并通过消息传递给相应的VIEW类进行处理。但是VIEW类实现了通过常时间按住触摸笔弹出菜单的功能,点击菜单弹出一个MessageBox,当点击OK按钮时,就出现一个“致命的程序错 ......
AVR_AFA 嵌入式系统
GPRS路途上的问题
我在板子上弄了一块GPRS模块,SIM508 今天调试时发现在WINCE5.0 下拨号总是显示正在拨号“*99***1#”,然后就没有反应了,很久之后才显示出“已与你拨叫的远程计算机断开,请验证波特率。。。 ......
horse1234 嵌入式系统
用DSP实现IIR滤波器的精度扩展摘要:主要介绍在TMS320C54X DSP上如何实现扩展精度的
用DSP实现IIR滤波器的精度扩展 摘要:主要介绍在TMS320C54X DSP上如何实现扩展精度的乘法、IIR滤波器的基本原理和算法实现,以及二阶级联IIR滤波器应用于均衡器的具体编程实现。 关键词:TMS320 ......
fighting DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1869  1635  1596  572  2360  31  22  39  4  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved