电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

ESMQ251VSN821MP50S

产品描述Aluminum Electrolytic Capacitor, Polarized, Aluminum (wet), 250V, 20% +Tol, 20% -Tol, 820uF, Through Hole Mount, ROHS COMPLIANT
产品类别无源元件    电容器   
文件大小425KB,共3页
制造商NIPPON CHEMI-CON(贵弥功)
官网地址http://www.chemi-con.co.jp
标准  
下载文档 详细参数 全文预览

ESMQ251VSN821MP50S在线购买

供应商 器件名称 价格 最低购买 库存  
ESMQ251VSN821MP50S - - 点击查看 点击购买

ESMQ251VSN821MP50S概述

Aluminum Electrolytic Capacitor, Polarized, Aluminum (wet), 250V, 20% +Tol, 20% -Tol, 820uF, Through Hole Mount, ROHS COMPLIANT

ESMQ251VSN821MP50S规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NIPPON CHEMI-CON(贵弥功)
包装说明ROHS COMPLIANT
Reach Compliance Codecompliant
ECCN代码EAR99
电容820 µF
电容器类型ALUMINUM ELECTROLYTIC CAPACITOR
直径22 mm
介电材料ALUMINUM (WET)
JESD-609代码e3
漏电流1.35831 mA
长度50 mm
安装特点THROUGH HOLE MOUNT
负容差20%
端子数量2
最高工作温度85 °C
最低工作温度-25 °C
封装形状CYLINDRICAL PACKAGE
封装形式Snap-in
极性POLARIZED
正容差20%
额定(直流)电压(URdc)250 V
纹波电流2770 mA
表面贴装NO
Delta切线0.15
端子面层Matte Tin (Sn)
端子节距10 mm
端子形状SNAP-IN
串口驱动HW_VTBL结构体的问题
请问HW_VTBL结构体的函数就是和硬件有关的函数,即我们写驱动要实现的函数呢?或者在那里呢?typedef struct __HW_VTBL{PVOID (*HWInit)(ULONG Identifier, PVOID pMDDContext, PHWOBJ pHWObj);ULONG (*HWDeinit)(PVOID pHead);BOOL (*HWOpen)(PVOID pHead);U...
ljm362430 嵌入式系统
怎么将labview串口读出的数据存入数组中
labview使用串口实时读取数据,怎么将缓存区中的数据全部存入数组中...
cxgwdr 工作这点儿事
9.【学习LPC1768库函数】之Clkout实验
[i=s] 本帖最后由 cxmdz 于 2019-8-3 09:58 编辑 [/i]lpc1768有且只有一个时钟输出管脚P1.27,可以输出指定频率的时钟。/************************************************************************** 函数名:void Clkout_Init(uint8_t psc)** 函数功能: 时钟输...
cxmdz NXP MCU
开关电源测试方法
开关电源测试方法 一. 耐电压(HI.POT,ELECTRIC STRENGTH ,DIELECTRIC VOLTAGE WITHSTAND)KV1.1 定义:于指定的端子间,例如:I/P-O/P,I/P-FG,O/P-FG间,可耐交流之有效值,漏电流一般可容许10毫安,时间1分钟。1.2 测试条件:Ta:25摄氏度;RH:室内湿度。1.3 说明:1.3.1 耐压测试主要为防止电气破坏,经由输入串...
护花使者 测试/测量
51复位电路的分析
这个题目貌似很大白菜,然而,最近当我被一个朋友问到这个问题时,忽然发现,看似如此大白菜的电路,嘿嘿,不好意思,我也不会分析.......费了半天劲,好像才终于说出了个大概。但心里还是没啥底,于是决定在这发个帖,望各位老少看管给评论评论,可有什么错的地方。电路稍后附件补上,其实没啥特别,就是最常见那个一开关一电容两电阻的事情。因为这玩意多了一个电容,于是最初我在分析的时候,突然抓不到要领,比如我就想...
辛昕 51单片机
利用JTAG配置EPCS芯片的方法
可以不用AS接口,而用JTAG接口配置EPCS器件,具体操作步骤如下:1.在QuartusII中打开工程,然后编译链接,生成JTAG配置文件.sof;2.选择File-Convert Programming Files,调出Convert Programming Files对话框;3.Output programming file对话栏内,Programming file type选择JTAG I...
eeleader FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 27  343  934  1257  1558 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved