电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

S-L2980A41PN-C7ATFG

产品描述Fixed Positive LDO Regulator, 4.1V, 0.14V Dropout, CMOS, PDSO5, SON-5
产品类别电源/电源管理    电源电路   
文件大小478KB,共26页
制造商ABLIC
标准
下载文档 详细参数 全文预览

S-L2980A41PN-C7ATFG概述

Fixed Positive LDO Regulator, 4.1V, 0.14V Dropout, CMOS, PDSO5, SON-5

S-L2980A41PN-C7ATFG规格参数

参数名称属性值
是否Rohs认证符合
厂商名称ABLIC
零件包装代码SON
包装说明VSON,
针数5
Reach Compliance Codeunknown
ECCN代码EAR99
最大回动电压 10.14 V
最大输入电压10 V
最小输入电压4.6 V
JESD-30 代码R-PDSO-N5
JESD-609代码e6
长度2 mm
功能数量1
端子数量5
最大输出电压 14.182 V
最小输出电压 14.018 V
标称输出电压 14.1 V
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
认证状态Not Qualified
调节器类型FIXED POSITIVE SINGLE OUTPUT LDO REGULATOR
座面最大高度0.85 mm
表面贴装YES
技术CMOS
端子面层TIN BISMUTH
端子形式NO LEAD
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间10
宽度1.7 mm

文档预览

下载PDF文档
Rev.2.3
_01
HIGH RIPPLE-REJECTION
LOW DROPOUT CMOS VOLTAGE REGULATOR
S-L2980 Series
The S-L2980 series is a positive voltage regulator with
a low dropout voltage, high output voltage accuracy,
and low current consumption developed based on
CMOS technology.
A built-in low on-resistance transistor provides a low
dropout voltage and a large output current. A shutdown
circuit ensures long battery life.
Various types of output capacitors can be used in the
S-L2980 series compared with the conventional CMOS
voltage regulators. A small ceramic capacitor can also
be used.
Features
Output voltage:
High accuracy output voltage:
Low dropout voltage:
Low current consumption:
High peak current capability:
Built-in shutdown circuit:
Low ESR capacitor:
High ripple rejection:
Small package:
1.5 V to 6.0 V, selectable in 0.1 V steps
±2.0 % accuracy
120 mV typ. (at 3.0 V output product, I
OUT
=50 mA)
During operation: 90
µA
typ., 140
µA
max.
During shutdown: 0.1
µA
typ., 1.0
µA
max.
150 mA output is possible. (at V
IN
≥V
OUT(S)
+1.0 V)
*1
Ensure long battery life.
A 1.0
µF
capacitor can be used as the output capacitor.
(A 2.2
µF
capacitor can be used as the output capacitor for the products
whose output voltage is 1.7 V or less.)
70 dB typ. (at 1.0 kHz)
SOT-23-5, 5-Pin SON(A)
*1.
Attention should be paid to the power dissipation of the package when the load is large.
Applications
Power supply for battery-powered devices
Power supply for personal communication devices
Power supply for home electric/electronic appliances
Power supply for cellular phones
Packages
Package Name
SOT-23-5
5-Pin SON(A)
Package
MP005-A
PN005-A
Drawing Code
Tape
MP005-A
PN005-A
Reel
MP005-A
PN005-A
Seiko Instruments Inc.
1
KW41Z+(水个痛快2)玩了几个demo 汇报一下~
demo 串口回环 拿到板子也有一段时间了,该下载的软件一个不落,挨个玩过之后是时候水一波了~ 302689 上面是下载的软件, 先说说官方IDE吧,在eclipse的基础上发开的,集成了eclipse的优 ......
皈依 NXP MCU
选通显示的仿真问题
我仿真夏宇闻老师书上的例子 代码如下: `timescale 1 ns/ 1 ps module LAMP_vlg_tst(); // constants // general purpose registe ......
chenbingjy FPGA/CPLD
(急切求助)CE5.0环境下测试PDA碰到同步及网络连接问题汇总(在线等答案)。。。
大家好,向大家请教几个问题,刚接触CE5.0环境下编程,碰到几个环境配置方面的问题: 环境是C#.Net2005(CE5.0);硬件是PDA及PDA跟电脑进行连接的数据线; 安装的Active Async版本是4.5和4.0 ......
zhfxuyg 嵌入式系统
IP 核 累加器 信号的输入时间
新手求助 想用一个IP 核 累加器 做加法,8位输入9位输出。模拟的时候输入信号的持续时间怎么定呢?太短了输不进,太长了重复输入。 根据输出调整输入时间,可是换了另一组数又不成了。 ......
dongxh FPGA/CPLD
GPIO配置中的pull up 和pull down的困惑
对GPIO配置中的Pull up和down一直很困惑,就是什么情况下应该配置成pull-up、pull-down及no pull?还有就是当进入sleep模式时,如何配置GPIO会减少耗电流?...
fanfanme 嵌入式系统
谁能介绍下Standard SDK for Windows CE 5.0(如有实际帮助,还可去另个帖子里领分)
因为一个程序,头一回涉及嵌入式,程序用vc2008做的,刚开始无法启动测试,后来下了Standard SDK for Windows CE 5.0安装后可以生成了。但出现部署错误。不知道怎么解决,有没有熟悉的人哦?帮 ......
syssys 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 10  51  458  83  2869  46  33  9  28  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved