电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA739M000DGR

产品描述LVPECL Output Clock Oscillator, 739MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA739M000DGR概述

LVPECL Output Clock Oscillator, 739MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA739M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率739 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
我们所知道的和不知道的电池
在论坛里沉寂了好一段时间了,偶尔过来看看坛子里的新鲜事儿,没办法,为了学业。 年底了来分享一点技术方面的感悟,希望对有共同爱好的朋友有点启发和帮助。 我是做电池管理的, ......
sjl2001 汽车电子
谁有OK2440-III开发板的WinCE 6.0 BSP
各位大大,请问谁有OK2440-III开发板的WinCE 6.0 BSP,烦请发给我一份,我有急用。gooogleman的armce.com网速太慢,下不下来。我的邮箱是tonypioneer@yahoo.com.cn。谢谢了!...
A11111 嵌入式系统
【设计工具】wp391_solv_endoscopy_sys_arch [白皮书]
wp391_solv_endoscopy_sys_arch 。 84534...
GONGHCU FPGA/CPLD
下载Microblaze程序到Flash
大家好,今天咱们聊聊 下载Microblaze程序到Flash。 第一步 生成下载文件(bit文件) 选择之前的工作目录,打开SDK。点击Program FPGA图标。 http://www.fpgaw. ......
大辉哥0614 FPGA/CPLD
89C51单片机如何访问片外RAM?
想做一个电子密码锁,但是不知道该把我自己设置的密码存到哪里去,也不知道该如何存,是不是要存入片外的RAM?请大侠们不吝赐教,感激不尽!...
eyeshot stm32/stm8
点对点2.4GHz无线链路安装部署指南
能够帮助你了解无线电链路计划编制、影响链路设计的各种因素和如何计算一个链路的预算(也就是说从这里到那里需要的功率、线缆和连接器损耗、自由空间路径损耗和接收机灵敏度),已经是定制好公式 ......
clark 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1891  1725  2598  65  2790  52  33  14  37  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved