电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA1399M00DG

产品描述LVDS Output Clock Oscillator, 1399MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA1399M00DG概述

LVDS Output Clock Oscillator, 1399MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA1399M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1399 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于电池电量检测方面,各位大侠有没有先知,然后指教一下
来自:电子工程师技术交流(12425841)我想采用开路电压法设计电路 通过电压来粗略判断电量 是设计电路 利用单片机AD功能完成电压采集 各位大侠有没有相关电路,参考一下 ...
千里之外 电源技术
STM32F405 ADC采样
STM32F405RGT6_64PIN的芯片,PA0-PA7用做ADC1 DMA采样引脚,引脚全部接VCC的时候,只有PA4,PA5得到的数据是4095.。剩下的引脚都只有3000左右。使用STM32Cube生成工程也是这样。不知道是那里问题 ......
newphj stm32/stm8
简易智能液体加注装置
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 有人做过这个吗?求助啊 谁有相关的资料 好心人帮帮忙吧~ ...
yulipa520 电子竞赛
兼职
我们团队成员 现在分别来自从事单片机 软件 arm stm32 的技术工作领域 如有需要方案设计或一些兼职工作 请联系我们 qq:53096947 tel:15810588659...
andreking 嵌入式系统
我要成为一个硬件工程师
我是一个本科大二生,成为一个硬件工程师,是我的梦想。高手们 ,能否把你们宝贵的经验跟我这个菜鸟分享下。...
576731740 模拟电子
易电源学习成绩:最右边那两个靠的太近!!
悲剧啊!! 第一题最右边的两个靠得的太近!!拖曳的电容直接跑到了最右边!!拿不了满分了!! 105155 由手册可知!易电源模块能够加快开发时间,缩短开发周期,同时还具有很高的功 ......
anananjjj 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2348  2791  893  356  853  16  42  19  24  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved