电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC328M000DGR

产品描述LVDS Output Clock Oscillator, 328MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC328M000DGR概述

LVDS Output Clock Oscillator, 328MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC328M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率328 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
十个ANDROID例程。。。跑起来相当帅气 。。。
下面是本人从网上找的十个ANDROID例程,,大家有兴趣的可以跑跑。。。。 密码为:201006022212 本帖最后由 shilaike 于 2011-4-30 09:37 编辑 ]...
shilaike Linux开发
msp430f149贴片怎么不会焊坏吗
手上有msp430f149的芯片,焊接的时候是将管脚上满焊锡,再将多余焊锡弄走,这样会烫坏芯片吗? 需要注意什么地方? ...
husz 微控制器 MCU
pid资料
本帖最后由 paulhyde 于 2014-9-15 09:41 编辑 ...
liu5013 电子竞赛
【MSP430共享】水声应答器电子系统的设计
摘 要:本文通过对一种超短基线水声定位系统的原理的概述 , 介绍了定位系统中以超低功耗单片机 MS P 4 3 0 F 1 4 9 为核心的应答器设计。应答器由MS P 4 3 0 F 1 4 9 单片机做信息解码, 配合 ......
鑫海宝贝 微控制器 MCU
高薪诚聘:流量计研发类职位
高薪诚聘:厂长,研发部经理,研发工程师本公司是国家机械部定点生产流量仪表的专业厂家,生产流量仪表已有是十多年历史。   我公司生产的动差式智能流量计、靶式流量计、插入式智能流量计、 ......
中国计量人才网 求职招聘
FPGA的时序约束
本人最近在时序约束方面的东西,但看了一写资料是云里雾里,望高手能为小弟指点迷津....
wanglei0307 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1315  2218  1254  171  1471  19  7  27  6  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved