电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA361M000DG

产品描述LVDS Output Clock Oscillator, 361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA361M000DG概述

LVDS Output Clock Oscillator, 361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA361M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率361 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EE竞技活动题目征集,期待大家建议!
大家好,近期,很近很近的期,我们打算做个竞技活动, 现向全网征集以下领域竞技题目: 1、模拟&电源类 2、嵌入式类 3、无线类 题目要求:有一定难度,需要花费一些时间来实现, ......
soso 综合技术交流
【招聘】上海著名外企诚聘DSP开发工程师 14-18万
猎头职位,有兴趣的可发简历至ina.ying@focu-search.com msn同email 统招本科 硕士优先 英文要求能读写即可 工作地点:上海西藏北路 面试:不出意外只需一轮 每周工作五天休息2天 基本不加班 ......
鲜花阿姨 求职招聘
FTF China 2010之行 (2)
1. 工业应用。这个包括电机控制,飞思卡尔针对这个市场做了些战略调整。传统的低端8位单片机继续在不断推出新产品,并针对电机控制定制了几款MCU,在32位平台,历史悠久的coldfire架构继续发挥 ......
bluehacker NXP MCU
请问如何实现暂时使wince屏幕黑屏但是程序却一直运行?
想在自己的程序里面实现屏幕黑屏,但是鼠标点击的功能依然存在,程序也继续运行,黑屏一段时间后重新恢复。 请问有什么函数可以实现吗?...
jiafa 嵌入式系统
求C#在wince5.0下操作远程数据库的源码
有简单的读取,写入,修改功能。 有的兄弟,请发邮件到jpengbo@163.com 谢谢...
gaoshideng 嵌入式系统
蓝牙4.0模块基础理论问答,,,,
1、什么是蓝牙4.0,蓝牙4.0较之前版本蓝牙的区别。蓝牙4.0 共3种工作模式,普通蓝牙模式,高速蓝牙模式和低速蓝牙模式,而以前的版本只支持普通蓝牙模式,其他模式不和普通蓝牙模式兼容; 2、 ......
qwqwqw2088 无线连接

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2526  1806  1397  1771  1045  51  37  29  36  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved