电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC247M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC247M000DGR概述

CMOS/TTL Output Clock Oscillator, 247MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC247M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率247 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
什么是单片机?
单片机是单片微型计算机(Single Chip Microcomputer)的简称,由于单片机主要用于控制领域,所以国际上通常将单片机称作微型控制器(Microcontroller Unit,MCU).单片机在微型计算机都是由CPU ......
一世轮回 单片机
晒WEBENCH设计的过程 + 低通滤波器设计
WEBENCH可以设计滤波器,如果需要设计低通滤波器,就选择低通滤波器进行设计。 168275 在界面中输入参数,点击开始滤波器设计,就可以得到推荐的设计结果。 168276 可以对各种结果进行比较 ......
闲云潭影 模拟与混合信号
低电平测量手册及微弱电流测量书籍
本帖最后由 dontium 于 2015-1-23 11:23 编辑 :) 吉时利的3本低电平测量手册及微电流测量书籍; 170437 ...
music_586 模拟与混合信号
linux多线程编程之同步与互斥实例讲解
作者:武汉华嵌教学部讲师 张老师 一、 为什么要用多线程技术? 1. 避免阻塞,大家知道,单个进程只有一个主线程,当主线程阻塞的时候,整个进程也就阻塞了,无法再去做其它的一 ......
飞升 嵌入式系统
OMAPL138 MDIO模块ALIVE寄存器读到值和通过仿真器看到的值不一致
各位朋友:通过如下代码读到ALIVE寄存器的值是0,而实际值是1(后面有表述)unsigned int MDIOPhyAliveStatusGet(unsigned int baseAddr) { unsigned int state=0; state=(HWREG(baseAddr ......
weil DSP 与 ARM 处理器
菜鸟急求助
求msp430g2553的串口官方例程,感激不尽:kiss:...
ICANCSVSN TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2028  2131  2625  407  2891  38  29  58  16  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved