电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC393M000DG

产品描述CMOS/TTL Output Clock Oscillator, 393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC393M000DG概述

CMOS/TTL Output Clock Oscillator, 393MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC393M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率393 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
安森美0.55mm封装DC/DC转换器适用于便携设备
安森美半导体(ON Semiconductor)日前推出同步DC/DC降压转换器NCP1526,集成了低噪声低压降稳压器(LDO),采用独特的0.55mm超薄DFN封装,是便携式应用的选择方案之一。该器件专为便携式媒体播放器 ......
fighting 模拟电子
xilinx 芯片选型应考虑的因素和方法求高人指点
xilinx 芯片选型应考虑的因素和方法求高人指点...
ttllf FPGA/CPLD
FPGA烧录失败
PCBA相关电压测试正常: 出现附件的页面,是什么原因啊?file:///C:\Users\Administrator\AppData\Roaming\Tencent\Users\164484884\QQ\WinTemp\RichOle\0PHPASDMZ~%H)NZ5X]ZYZ1A.png file: ......
dsun512 FPGA/CPLD
我觉得公司请我就是在浪费钱
我现在在的这家公司挺奇怪的,有东西给我做的时候就催得要死。电路和板子都画好了之后,提交采购物料、PCB打样、贴片的时候各种流程就拖得要死。板子贴片完了以后电路都调通了,然后又经常放在 ......
lingking 聊聊、笑笑、闹闹
哈佛人的意志
到了哈佛,你就知道中国高校差在哪儿2010-11-29 07:58:40 来源: 网易教育论坛 跟贴 63 条 手机看新闻核心提示:在哈佛,我们见到最多的就是学生一边啃着面包一边忘我地在看书。你到了哈佛,你 ......
电子小工 聊聊、笑笑、闹闹
求ads 1.2 for arm 的下载地址
求ads 1.2 for arm 的下载地址...
chuangxin129 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 511  1761  1505  2324  1863  25  48  10  42  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved