电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC359M000DG

产品描述CMOS/TTL Output Clock Oscillator, 359MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC359M000DG概述

CMOS/TTL Output Clock Oscillator, 359MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC359M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率359 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
运行电机烧毁原因
大中型如5t级、10t级桥式起重机的大车(即桥身)移动时,一般由两台绕线式异步电动机实行分别拖动,用一台凸轮控制器进行控制,以转子回路中串不对称电阻进行调速。引起拖动电机频繁烧坏的隐性故 ......
aq2 工业自动化与控制
FPGA验证一个UART控制器,加载之后,不能全部发送数据,什么原因引起的?如何解决?
设计了一个UART控制器,Modelsim前仿真后仿真都正确,但是加载到板子上的FPGA之后,通过PC上的串口调试程序进行数据的发送和接受,串口调试程序发送过来的数据,FPGA都能全部正确接受,但是FPGA ......
eeleader FPGA/CPLD
PythonEditor中文版支持模拟运行功能了
本帖最后由 dcexpert 于 2017-10-7 22:32 编辑 在网友ImHori的倾心研究和支持下,PythonEditor中文版终于也支持模拟运行功能了。 在浏览器中Blockly的旁边,增加了一个“仿真”按键,编写 ......
dcexpert MicroPython开源版块
请教下各位老师,运放的输出电压问题
我今天在学下个MC33172运放输出,在开环的状态下,正电源给15V 负电源给-15V,输入脚是悬空,VOUT1= 14.98 V VOUT2=-14.98, 为什么输出是一个正一个负的呢?这是正常的吗?请教下各位老师, ......
benny512 模拟电子
PPC2003用的操作系统是ce5还是6啊?
想安装ce5,谁能给个能下的地址?...
ljsvws 嵌入式系统
See Beaglebone Run系列之2——See Beaglebone Run Benchmark
先留个坑...
mars4zhu DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2779  1577  1538  964  572  56  32  31  20  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved