电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA541M000DGR

产品描述LVDS Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA541M000DGR概述

LVDS Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA541M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率541 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
回复没有金币加吗
回复没有金币加吗...
caosiheng 为我们提建议&公告
IPTV数字电视和网络电视的区别与联系
IPTV是以家用电视机为主要显示设备,集互联网、多媒体、通信等多种技术于一体,通过IP协议向家庭用户提供多种交互式媒体服务的业务。 是把模拟电视信号转变为数字信号并进行数字信号处理、存储 ......
soso 消费电子
LPC1100系列芯片有库吗?
本人一直在关注NXP的各种ARM芯片,处理LPC1700系列,还没有LPC1300,LPC1100有库,不知道哪位网友能告诉一声,这些芯片在哪里能够找到库?而不是例程,先谢谢了。。。。。...
zhaojun_xf NXP MCU
WINCE CAMERA 启动速度特别慢
200万以下的camera 没有问题,到300万的时候无法preview,后来修改pCsAllocatorFraming->Frames = m_ulMaxNumOfBuffers;之后 可以进去,但特别慢,要40秒,其中设置寄存器10秒 网上有些朋友遇 ......
wxhbbc 嵌入式系统
清明节放假没事来参加电子工程师行业调查,赢取IPad mini
闲来没事,偶然遇到一个调查,,转载个大家看看 广大工程师朋友 欢迎您参加电子工程师行业调查!本问卷将用作本行业企业今后开展市场营销的参考资料, 绝对不会将个人信息用于传单制 ......
qwqwqw2088 聊聊、笑笑、闹闹
对话娃娃
如果有幸成功申请此样片的话,首先我要做的是充实自己,因为自己还没有研究过这个,要用最短的时间来掌握它。然后嘛,哈哈,就该开始使用它了,要用它做一个一直想要做的小产品,我要给一个女性 ......
fengxin NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1393  2108  1550  988  971  27  12  22  55  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved