电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC619M000DGR

产品描述LVDS Output Clock Oscillator, 619MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC619M000DGR概述

LVDS Output Clock Oscillator, 619MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC619M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率619 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
急啊、、求解答、DC-DC模块问题!!!!!
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 想问一下MC34167到底算不算DC-DC模块、因为题目上有要求:不允许使用线性电源及成品的DC/DC 模块、问了一些人说不可以用MC34167,但是我们老师说 ......
yuanlily0106 电子竞赛
比较全面的LED基础小知识
比较全面的LED基础小知识 LED 发光二极管Light Emitting Diode的缩写,LED产业一般分为材料生长、芯片制备、封装应用等上中下游。   ·光通量Φ单位:流明光源发射并被人的眼睛接收的能量之总 ......
探路者 LED专区
大家说说sp3223与max3223的区别?
最近在调试一个设计板,测试串口的时候发现一个问题:电平转换芯片用max3223没有问题,但是换用sp3223时串口输出乱码,UART的波特率是115200bps.请高手帮忙分析一下问题。...
csworld 单片机
为啥我在PCB里移动某些元件,需要以远处一点为圆心?
感觉好麻烦,需要把图放小,然后以十万八千里之外的那个十字叉(注意图中左侧那个地方有个小叉,我要移动的是中间的蜂鸣器)为圆心移动,大大降低了放置的精确性和随意性.哪位前辈知道怎么改一下......
zxpla PCB设计
vxworks 中断响应时间问题
我的开发环境是:vxworks5.5 和power pc 405 300MHz,现在通过硬件测得中断响应时间在13微妙左右,这个时间不满足我的应用要求,不知道在这个环境下最快的中断响应时间能达到多少? 怎样配置才 ......
chenzhi79 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2752  277  2058  2198  1416  56  38  57  1  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved