电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC19M0000DG

产品描述LVDS Output Clock Oscillator, 19MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC19M0000DG概述

LVDS Output Clock Oscillator, 19MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC19M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率19 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
收STM32F429 Discovery 一套
功能齐全。有吃灰的加企鹅:395943076。只买,不换,不借。 ...
ares_zhang 淘e淘
AM5708的DSP端波形仿真
# AM5708的DSP端波形仿真 **目录 (Table of Contents)** ## 一、仿真工程建立 打开CCS,新建工程: 534678 然后在main.c文件中编写生成波形的文件。 534679 ```c #include ......
bqgup 创意市集
430ADC12误差过大!!
我的430ADC12只有在刚把数据下载进的时候才能准确读取,当第二次开机再读取时误差很大,2.6v读出来都3v了,哪位大师知道原因啊?...
WEINILUO 微控制器 MCU
●嵌入式linux入门首选,项目实战体验!
你是否想进入嵌入式高薪领域,却感觉无从下手? 你是否在看书、查资料、论坛提问中缓慢而吃力的前行? 时间便是成本!学习的路上,我们更需要专家系统的指引,这样会事半功倍! 华清远 ......
rcp2003 Linux开发
跪求!声音定位系统的设计方案!有论文更好(附图)谢谢各位大侠了 急用!!
本帖最后由 paulhyde 于 2014-9-15 09:09 编辑 有的麻烦您发到我邮箱 buqingyu8248178@yahoo.com.cn 谢谢各位了! 本帖最后由 open82977352 于 2010-2-2 10:48 编辑 ] ...
06990211 电子竞赛
06月04日 进度汇报帖,修改了原理图中几个问题
检查了十分钟,发现了三个错误,可能是设计得太仓促,作了修改 1.单片机的P0口无内部上拉电阻,所以将原来键盘的下拉电阻改成上拉的接法,提供外部上拉 2.参考了KEIL和ST公司提供的评估板原理图上 ......
莫恩 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 54  2543  465  2347  154  37  21  29  55  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved