电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571TAAFREQDGR

产品描述CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-8
产品类别无源元件    振荡器   
文件大小316KB,共26页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571TAAFREQDGR概述

CMOS Output Clock Oscillator, 10MHz Min, 160MHz Max, ROHS COMPLIANT PACKAGE-8

571TAAFREQDGR规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压2.5 V
最小控制电压
最长下降时间1 ns
频率调整-机械NO
频率偏移/牵引率75 ppm
频率稳定性100%
线性度10%
制造商序列号SI571
安装特点SURFACE MOUNT
最大工作频率160 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间1 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
P
R E L I M I N A R Y
D
A TA
S
H E E T
A
N Y
- R
A T E
I
2
C P
R O G R A M M A B L E
XO/VCXO
Features
Any-rate programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 21.
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are
user-programmable to any output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz with <1 ppb resolution. The device is programmed
via an I
2
C serial interface. Unlike traditional XO/VCXOs where a different
crystal is required for each output frequency, the Si57x uses one fixed-
frequency crystal and a DSPLL clock synthesis IC to provide any-rate
frequency operation. This IC-based approach allows the crystal resonator to
provide exceptional frequency stability and reliability. In addition, DSPLL
clock synthesis provides superior supply noise rejection, simplifying the task
of generating low-jitter clocks in noisy environments typically found in
communication systems.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
Fixed
Frequency
XO
Any-rate
10-1400 MHz
®
DSPLL Clock
Synthesis
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
SDA
OE
GND
CLK–
CLK+
Si571 only
ADC
OE
V
C
GND
Si571
Si570/Si571
Rev. 0.31 8/07
Copyright © 2007 by Silicon Laboratories
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
通信背后,情在哭泣!
之前在嵌入式研讨会上,就听到过何老师的讨论:关于科技带来的利与弊。今天网上看到了一个文章,很有感慨: 电子通信给人类的文明带来前所未有的发展,可这背后人与人之间的情(亲情, ......
老夫子 无线连接
PCB设计中什么情况下使用沉金表面处理
本帖最后由 qwqwqw2088 于 2016-4-29 17:12 编辑 PCB设计中,沉金板成本比较高,一般情况下不需要用到沉金工艺。那么我们又该如何去区分哪种PCBA板是需要沉金,哪种线路板不需要沉金 ......
qwqwqw2088 PCB设计
【藏书阁】电子模拟技术基础第5版
37476 目录 1 绪论  1.1 信号  1.2 信号的频谱  1.3 模拟信号和数字信号   1.4 放大电路模型  1.5 放大电路的主要性能指标  小结  习题 2 运算放大器  2.1 集成电 ......
wzt 模拟电子
双全功能USB-C接口显示器方案,具体实现应用描述
随着显示技术的不断发展,显示器的分辨率也在不断地提升,从标清、高清、1080P、2K再到3K、4K的分辨率。由于高分辨率的显示器呈现出来的画面效果更加自然、细腻和清晰,所以也更受人们的 ......
Legendary008 国产芯片交流
请教如何用multisim软件做电路伏安特性曲线
请教各位高人,如何用multisim软件画电路伏安特性曲线?!!...
1叶扁舟 模拟电子
DS18B20的英文原版资料
温度测量器 DS18B20的英文原版资料 17576...
donkey11 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 289  61  2851  2530  692  56  33  46  34  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved