电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MK1422S

产品描述Clock Generator, 33.868MHz, CMOS, PDSO8, SOIC-8
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小43KB,共4页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览

MK1422S概述

Clock Generator, 33.868MHz, CMOS, PDSO8, SOIC-8

MK1422S规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.9 mm
端子数量8
最高工作温度70 °C
最低工作温度
最大输出时钟频率33.868 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
主时钟/晶体标称频率14.318 MHz
认证状态Not Qualified
座面最大高度1.7272 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度3.9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER

文档预览

下载PDF文档
MK1422
OPL3/4+Codec Portable Clock Source
Description
The MK1422 is the ideal way to generate clocks
for sound in portable computers. It provides clocks
for Analog Devices’ or Crystal Semiconductor’s
stereo codecs, and Yamaha’s OPL3L, OPL3LS,
and OPL4. The MK1422 uses either a
14.318 MHz crystal, or a 14.318 MHz bus clock
input to synthesize the clocks required to drive the
codec, and the 33.868 MHz required for the FM
or wavetable music synthesizer. It includes a power
down pin to save power without using a FET. In an
8 pin SOIC, the MK1422 can save component
count, board space, and cost over surface mount
crystals, and increase reliability by eliminating
three mechanical devices from the board.
MicroClock offers many other parts with stereo
codec support. MicroClock invented sound clocks,
and has the widest product offering and greatest
production experience on these devices. The
MK1422 is pin compatible with MicroClock’s
popular MK1420 when the 14.318MHz clock
output is not used. See the MK14223 for 3.3V.
Features
• Packaged in 8 pin SOIC
• Input crystal or clock frequency of 14.318 MHz
• Output clock frequencies of 16.934 MHz,
24.576 MHz, and 33.868 MHz
• 25mA drive capability at TTL levels
• Advanced, low power CMOS process
• Low jitter ensures full 16 bit S/N ratio
• Insensitive to input clock duty cycle
• Power down for portable computers
AC Coupling/Portable Applications
For applications in portable computers, see the
MK14223, which is specified to operate at 3.3V. It
is possible to drive the MK1422 with a 3.3V,
14.318MHz clock by a.c. coupling using a 0.01µF
capacitor connected in series to the X1 pin. But the
operating VDD on pin 2 must be 5V±10%. This
technique is also effective if the input clock doesn’t
meet the VIH and VIL specifications on page 3.
Additional Clocks or Features
If more than these three output clocks or features
such as output enable are needed, MicroClock can
provide a quick turn modification for your custom
requirements.
Block Diagram
VDD GND
All Chip
Power Down
14.318 MHz
crystal or clock
X1/ICLK
Crystal
Oscillator
X2
Output
Buffer
Clock Synthesis
Circuitry
Output
Buffer
Output
Buffer
16.934 MHz
24.576 MHz
33.868 MHz
MDS 1422 B
1
Revision 080698
Printed 11/15/00
Integrated Circuit Systems•525 Race Street•San Jose•CA•95126•(408)295-9800tel•www.icst.com

MK1422S相似产品对比

MK1422S MK1422STR
描述 Clock Generator, 33.868MHz, CMOS, PDSO8, SOIC-8 Clock Generator, 33.868MHz, CMOS, PDSO8, SOIC-8
是否Rohs认证 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 SOIC SOIC
包装说明 SOP, SOP8,.25 SOP, SOP8,.25
针数 8 8
Reach Compliance Code unknown unknown
ECCN代码 EAR99 EAR99
JESD-30 代码 R-PDSO-G8 R-PDSO-G8
JESD-609代码 e0 e0
长度 4.9 mm 4.9 mm
端子数量 8 8
最高工作温度 70 °C 70 °C
最大输出时钟频率 33.868 MHz 33.868 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP
封装等效代码 SOP8,.25 SOP8,.25
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED
电源 5 V 5 V
主时钟/晶体标称频率 14.318 MHz 14.318 MHz
认证状态 Not Qualified Not Qualified
座面最大高度 1.7272 mm 1.7272 mm
最大供电电压 5.5 V 5.5 V
最小供电电压 4.5 V 4.5 V
标称供电电压 5 V 5 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 GULL WING GULL WING
端子节距 1.27 mm 1.27 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
宽度 3.9 mm 3.9 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
威视锐ZYNQ开发板-ZingSK镜像固化与启动
一、 概述 本实例主要介绍ZingSK平台的固化和启动方法。也就是ZYNQ的调试与配置。ZYNQ支持JTAG调试模式和三种镜像启动模式。这三种启动模式分别是QSPI_FLASH、NAND_FLASH和TF卡启动模 ......
zingsoc FPGA/CPLD
TI器件查找的快速方法
本帖最后由 dontium 于 2014-12-30 20:36 编辑 TI的网站,设计得还是很不错的,器件的查找也非常方便。-------这都得益于TI搞搞活动、搞调查问卷的结果,---- 集大家智慧帮TI赚钱。 第 ......
dontium 模拟与混合信号
请教IAR下Release的脚本文件设置
我的工程程序改自IAR自带的,它里面只有Debug的脚本,我填加了个Release,用debug in flash的脚本,结果发现生成的代码长度和debug下的一样,肯定是不对的,以前用STR731时,它下面有Relea ......
logic1231 stm32/stm8
请教输入法注册表?
请教输入法注册表,为什么有的输入法注册表如下形式: "Layout Text"="Intelligent IME 98" "Ime File"="T9IME.dll" "Keyboard Layout"="00000409" 而有的是如下形式: ......
wenwen223 嵌入式系统
altium designer 18.1.5 如何把Mechanical1 变回,Keepout,层
必须在内部自己手动画 ,这样有点坑,请教各位大侠 ...
btty038 PCB设计
FPGA控制网卡芯片数据收发如何判断接到的是命令还是数据
我用FPGA控制网卡芯片做一个数据收发的东西,但是怎样让FPGA开始发送数据呢?具体就是, FPGA接收到命令就开始发数据,接收到数据就存储,可是怎样判断接到的是命令还是数据呢?...
yyj807 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1273  197  986  1728  99  42  23  19  57  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved