电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MD918FHXV

产品描述Small Signal Bipolar Transistor, CASE 610A-04, 6 PIN
产品类别分立半导体    晶体管   
文件大小69KB,共2页
制造商CRYSTALONICS Inc
下载文档 详细参数 选型对比 全文预览

MD918FHXV概述

Small Signal Bipolar Transistor, CASE 610A-04, 6 PIN

MD918FHXV规格参数

参数名称属性值
厂商名称CRYSTALONICS Inc
包装说明FLATPACK, R-XDFP-F6
针数6
制造商包装代码CASE 610A-04
Reach Compliance Codeunknown
JESD-30 代码R-XDFP-F6
端子数量6
最高工作温度200 °C
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式FLATPACK
认证状态Not Qualified
表面贴装YES
端子形式FLAT
端子位置DUAL

MD918FHXV相似产品对比

MD918FHXV MD918HXV MHQ918HXV MD918HX
描述 Small Signal Bipolar Transistor, CASE 610A-04, 6 PIN Small Signal Bipolar Transistor, TO-78, CASE 654-07, 6 PIN Small Signal Bipolar Transistor, TO-116, CASE 632-08, 14 PIN Small Signal Bipolar Transistor, TO-78, CASE 654-07, 6 PIN
厂商名称 CRYSTALONICS Inc CRYSTALONICS Inc CRYSTALONICS Inc CRYSTALONICS Inc
包装说明 FLATPACK, R-XDFP-F6 CYLINDRICAL, O-MBCY-W6 IN-LINE, R-PDIP-T14 CYLINDRICAL, O-MBCY-W6
针数 6 8 14 8
制造商包装代码 CASE 610A-04 CASE 654-07 CASE 632-08 CASE 654-07
Reach Compliance Code unknown unknown unknown unknown
JESD-30 代码 R-XDFP-F6 O-MBCY-W6 R-PDIP-T14 O-MBCY-W6
端子数量 6 6 14 6
封装主体材料 UNSPECIFIED METAL PLASTIC/EPOXY METAL
封装形状 RECTANGULAR ROUND RECTANGULAR ROUND
封装形式 FLATPACK CYLINDRICAL IN-LINE CYLINDRICAL
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
表面贴装 YES NO NO NO
端子形式 FLAT WIRE THROUGH-HOLE WIRE
端子位置 DUAL BOTTOM DUAL BOTTOM
最高工作温度 200 °C 200 °C - 200 °C
零件包装代码 - TO-78 DIP TO-78
JEDEC-95代码 - TO-78 TO-116 TO-78
STM32 的USART1调试遇到问题,刚入门,求指点迷津
我修改ALIENTEK_MiniSTM32_REVB0开发板的USART程序,把很多程序整理到main文件中,基本没改变,只是移个位置,结果可以发送数据,但不能接收,PC发送时,板子就死机了,仿真试了,卡在startup_s ......
zhaoxingchen stm32/stm8
关于STM8RC触摸按键的波形哈
下载 (5.88 KB) 2009-10-24 16:12 大家好,我参照一些资料,做了块RC按键实验板但我的波形是馒头波,不象资料介绍那样,先起一块然后上升然后下降...
tianxueqing08 stm32/stm8
FPGA-CPLD设计强烈推荐的网站
本帖最后由 paulhyde 于 2014-9-15 08:56 编辑 FPGA-CPLD设计强烈推荐的网站 ...
zlin0904 电子竞赛
【雅特力 AT32F421评测】EXTI中断使用
上回使用了I2C读取CH450按键码,传送门 事实上CH450有提供了一个中断线的,发生有效按键时候会有个低电平脉冲,通知控制器我这有货了。来取下,这样控制器就不需要去轮询是否有有效按键码了。53 ......
eew_Violet 国产芯片交流
如何利用锁相环输出差分信号
请各位高手指教,我用的FPGA为cycloneiii系列,现在需要两路差分信号,不知道利用锁相环如何做,分频得到的差分,两路之间有延时,不知道利用锁相环能不能输出无延时的差分信号,而且电压标准为 ......
eeleader FPGA/CPLD
赛灵思2009年夏季刊分享啦!
本期概要 封面故事--目标设计平台推动创新技术快速发展 ......
小志 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2337  708  2537  1011  2256  19  31  38  48  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved