电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CD-700-KAC-NFB-12.000

产品描述Phase Locked Loop, CQCC16, 5 X 7.50 MM, 2 MM HEIGHT, HERMETIC SEALED, CERAMIC, SMD-16
产品类别模拟混合信号IC    信号电路   
文件大小123KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准  
下载文档 详细参数 全文预览

CD-700-KAC-NFB-12.000概述

Phase Locked Loop, CQCC16, 5 X 7.50 MM, 2 MM HEIGHT, HERMETIC SEALED, CERAMIC, SMD-16

CD-700-KAC-NFB-12.000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vectron International, Inc.
零件包装代码SOIC
包装说明QCCN, LCC16,.2X.3,40
针数16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CQCC-N16
JESD-609代码e4
长度7.49 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QCCN
封装等效代码LCC16,.2X.3,40
封装形状RECTANGULAR
封装形式CHIP CARRIER
峰值回流温度(摄氏度)260
电源5 V
认证状态Not Qualified
座面最大高度2.13 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式NO LEAD
端子节距1.02 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度5.08 mm

文档预览

下载PDF文档
CD-700
Complete VCXO Based Phase Lock Loop
Features
5 x 7.5 x 2 mm, smallest VCXO PLL available
Output Frequencies to 77.76 MHz
5.0 or 3.3 Vdc operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS outputs
0/70 or –40/85
°C
temperature range
Hermetically sealed ceramic SMD package
Product is compliant to RoHS directive
Applications
Frequency Translation
Clock Smoothing, Clock Switching
LO
S
PHO OPN
(3)
(2)
OPOUT
(1)
VC
(16)
LOSIN
(4)
NRZ Clock recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
DATAIN
(5)
CLKIN
(6)
VCXO
Phase
Detector
and LOS
OP-Amp
Optional
2
n
Divider
OUT1
(13)
Synchronous Ethernet
Low jitter PLL’s
OUT2
(11)
Description
The VI CD-700 is a user-configurable crystal
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Apr08
RCLK RDATA
(9)
(10)
OPP
(15)
GND
(7)
VDD
(14)
HIZ
(12)
Figure 1. CD-700 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
intel-FPGA片内存储器设计问题
intel-FPGA片内存储器设计问题 ...
郝旭帅 FPGA/CPLD
linux用户与驱动传输文件的问题
本人在做一个工控文件打印的IO驱动,由于实时的限制,文件只能在底层打印,现在欲将一个文件传输到底层去,有几个疑点 1)文件大少从几百K到10来M不等,我能将文件分每一K通过write传输全部传 ......
johnners Linux开发
请教下关于USB设备驱动的安装问题
各位牛牛,我刚接触设备驱动开发不久,现在有一个问题请教下大家,请牛牛赐教! 我现在已经有了一个驱动程序的sys文件,自己编写了一个inf文件,当设备第一次插入电脑时,系统弹出安装向导, ......
binbin001 嵌入式系统
【C2000的使用经验】使用重复指令,使用你的代码更简
过去也曾讨论过CCS编译器的编译效率问题,作为TI CPU的专用编译器 ---- CCS,不能用到有特点的、效率高的指令,确实让人感到遗憾。 看一下常用的一个函数的编译结果: void MemCo ......
dontium 微控制器 MCU
简单封装,你懂嘛!请进、、、
仔细看看图纸,请问第2副有何深意,厂家?...
廖欧亚大陆 PCB设计
适用于机载通信设备的DSP数字抗噪声模块
国内目前第三代抗噪声产品是利用动态降噪(DNR)技术。DNR技术是通过变化的话音峰值动态地调节输出话音开关,从而达到降噪的目的。它虽然是目前较好的一种抗噪声模拟处理技术,但也存在一些局限 ......
fish001 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2599  2137  1223  1882  2219  53  44  25  38  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved