电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

395038913

产品描述3.50mm (.138") Pitch Eurostyle Vertical Plug, Front Wire Entry, 2 Circuits
文件大小129KB,共3页
制造商Molex
官网地址https://www.molex.com/molex/home
下载文档 全文预览

395038913概述

3.50mm (.138") Pitch Eurostyle Vertical Plug, Front Wire Entry, 2 Circuits

文档预览

下载PDF文档
This document was generated on 04/21/2010
PLEASE CHECK WWW.MOLEX.COM FOR LATEST PART INFORMA
Part Number:
Status:
Description:
0395033002
Active
3.50mm (.138") Pitch Eurostyle™ Vertical Plug, Front Wire Entry, 2 Circuits
Documents:
Drawing (PDF)
Product Specification PS-39500-001 (PDF)
RoHS Certificate of Compliance (PDF)
General
Product Family
Series
Application
Comments
Component Type
Product Literature Order No
Product Name
Type
Terminal Blocks
39503
Wire-to-Board
Front Wire Entry
Plug
USA-355
ESE, Eurostyle™Pluggable
Euro Block
Physical
Circuits (Loaded)
Entry Angle
Lock to Mating Part
Number of Rows
Orientation
Panel Mount
Pitch - Mating Interface (in)
Pitch - Mating Interface (mm)
Polarized to Mating Part
Stackable
Temperature Range - Operating
Wire Size AWG
Wire Size mm²
2
Horizontal
None
1
Vertical
No
0.138 In
3.50 mm
Yes
No
-40°C to +105°C
16, 18, 20, 22, 24
0.20 - 1.31
EU RoHS
ELV and
Complia
REACH S
Not Revie
Halogen
Status
Not Revi
Need mo
environm
Email pro
For a mu
Complian
Please vi
non-prod
Electrical
Current - Maximum per Contact
Voltage - Maximum
8A
300V
Search
39503S
Material Info
Reference - Drawing Numbers
Product Specification
Sales Drawing
PS-39500-001
SD-39503-001
Mates
39501
Horizon
(.138")
Header
This document was generated on 04/21/2010
PLEASE CHECK WWW.MOLEX.COM FOR LATEST PART INFORMA
【GD32L233C-START评测】三、GPIO、EXTI
本次利用GD32L233C-START板载的四颗LED及“Wakeup”按键进行实验,通过简单的实验对GD32L233CCT6的GPIO及EXTI(外部中断资源)进行了解和学习。具体实验过程如下: 一、实验资 ......
lising GD32 MCU
AD6的一些特殊使用方法
1.全局修改字符大小。一般来说,正式PCB的元件附近都标有元件图号和关键参数, 但有些纯贴片的电路板做的比较小,这是就只能标注元件图号(位置),在做样板 或生产时,根据元件图号和BOM清单( ......
破茧佼龙 单片机
XILINX ISE 14.6 Failed to create temporary project!!
打开ISE,先是弹出一个“Project Open Failed”的对话框,关闭它然后点新建工程就会出现“Failed to create temporary project”,并且又弹出一个对话框之后ISE直接就关闭了。C:\Users\DAI\Desk ......
daiwenzhou FPGA/CPLD
基于DTMF制式的中文来电显示装置!(转)
本帖最后由 paulhyde 于 2014-9-15 03:39 编辑 38547 下载 (40.56 KB) 2008-12-9 10:28 一、序言    这里将介绍一个小型电子设计和制作的基本方法,从构思到最后制作完成的整个过程。 ......
gina 电子竞赛
高速AD数据采集,异步FIFO,还是双口RAM
RT 做示波器 ,fpga采集数据 ,送给STM32 做显示。 有经验的朋友给个建议。...
523335234 FPGA/CPLD
ISE VHDL 综合后敏感变量表的修改
综合以后按照警告添加了敏感变量,可是程序不运行了。 我想知道,综合以后一定要按照警告把锁存器去掉,但是一定要根据警告添加敏感变量吗?还是可以不添加?:time: 本帖最后由 timdong 于 ......
timdong FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2239  741  1669  2271  923  27  24  5  22  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved