电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA772M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 772MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA772M000DGR概述

CMOS/TTL Output Clock Oscillator, 772MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA772M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率772 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
小霜已经不来这里了么?
RTRT:loveliness:...
henryli2008 聊聊、笑笑、闹闹
CCS6打开CODE参考程序时显示系统找不到指定文件
CCS6中打开CODE参考程序时显示系统找不到指定文件,具体情况详见附件图片。241245...
yaoquan5201314 微控制器 MCU
CCS 工程配置问题
今年开始接触DSP,用的是2812。代码是在别人建好的工程的基础上改的具体应用。 问题是我现在用的是两个工程。一个是debug模式,一个是release模式。这两个工程中的lib文件和cmd文件不同。由于 ......
jishuaihu DSP 与 ARM 处理器
我拿你当兄弟,你却拿我当提款机
俗语云:珍奇之物不可使见贪婪奸邪之人! 今天真是领教了。 事情的起因也怪我多嘴,村里同龄上学的孩子不少, 一起考大学出来在外地上班的也有几个, 过年了好不容易聚一起,难免聊聊薪资 ......
通宵敲代码 聊聊、笑笑、闹闹
stm32F407+EP4CE6之FPGA测试
板子焊接完毕啦,修改完硬件上的错误以后,开始测试板子相关的功能是否正常。先测试FPGA。从点灯开始 221656 硬件连接如图所示:具体的可以查看原理图了 221654 221655 对应于FPGA ......
chenzhufly FPGA/CPLD
EEWORLD大学堂----TI 蓝牙解决方案整体介绍
TI 蓝牙解决方案整体介绍:https://training.eeworld.com.cn/course/413...
chenyy 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 675  2789  2788  518  406  50  48  35  23  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved