电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB325M000DGR

产品描述LVDS Output Clock Oscillator, 325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB325M000DGR概述

LVDS Output Clock Oscillator, 325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB325M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率325 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Engineering 《工程》期刊导读
Engineering 《工程》期刊导读 ISSN: 1947-3931 (Print) 1947-394X (Online).《工程》ENG免费下载网址: http://www.scirp.org/journal/eng. Table of Contents(Vol.03 No.06, Jun. 2011): ......
liurong123 综合技术交流
听说今天2月14日?你打算怎么度过?
:victory:叼一朵鲜花来装装样子~~刚刚过完元宵,又迎来了西方情人节。这连番的节日,大家打算怎么过?? 管管从昨天就盘算好计算啦,今天要跟我家小情人一起过。这不,我昨晚上经过家长批 ......
okhxyyo 聊聊、笑笑、闹闹
在SOSO的帮助下,终于买到了回家的票
怎么说呢,其实还是琳子姐夫的功劳,还是软卧呢。不过归根结底是因为SOSO啊。 终于不用大年初一再往家赶了,高兴啊。...
向农 聊聊、笑笑、闹闹
新手上车。为什么布铜出现了这种情况,求解
为什么布铜出先了这种短线,删不掉,也点不到他,怎么解决呢,求解~395260395261395262 ...
54545 PCB设计
AD-PCB走线的这种雪花点是怎么做出来的啊
这些绿色点点并非error哦,也可以换成其他的颜色的。希望大神能解答一下,感谢 ...
lozoho PCB设计
12月8日北京GDG活动:Android BLE开发 资料
Android上的BLE4.0 蓝牙4.0低功耗标准简介 SensorTag开发及调试介绍 三个演讲的Slides 大家最近正好能用上:lol 137054137055137056...
southwolf1813 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2680  23  1996  2081  2572  54  1  41  42  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved