电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC779M000DGR

产品描述LVDS Output Clock Oscillator, 779MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NC779M000DGR概述

LVDS Output Clock Oscillator, 779MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC779M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率779 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
写下载程序到MCU
写下载程序到MCU...
123654 嵌入式系统
求SN74LVC1G3157的.lib文件
在官网上下载了一个.lib文件,但是打开后显示没有model,不知道怎么回事,想问问坛友有没有SN74LVC1G3157 或者其他型号的高速单刀双掷模拟开关的.lib文件。 353135 353134 353133 ...
xuzhifanxyz 模拟与混合信号
Actel 交流贴
我想在此地方发一个Actel的使用心得、体会,或在开发过程中所碰到的问题;现在本人还不知道怎么发贴;后面我会陆续上传一些Actel有关器件方面的资料;欢迎广大的RD朋友们莅临 11楼:ACTEL 80 ......
SBS FPGA/CPLD
请教:如何实现DSP和单片机之间的串口通信
DSP的桢同步信号怎样和单片机同步.DSP发送数据,单片机接收数据,是否可行,我是初学者,请高手指教...
plum0131 DSP 与 ARM 处理器
【GD32F350分享】【二】LED跑马灯和串口使用
搭建好开发环境后,首先把板子现有的LED驱动起来,同时把串口调通,便于打印调试信息,因为在提供的例程中包含了这部分代码的使用,稍做修改和整理就可以了。 在工程目录中的D ......
hanyeguxingwo GD32 MCU
关于今年电子竞赛
各位大哥,今年电子竞赛马上就要开始了,我们的开发板还在设计制作当中,用ARM单片机,祥和大家交流一下,每次竞赛地开发板上都有哪些必不可少的模块啊?谢谢了!...
横滨水手 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2923  547  1316  2818  519  54  15  8  45  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved