电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A40MX04-2PLG68M

产品描述Field Programmable Gate Array, 547 CLBs, 6000 Gates, 100.5MHz, 547-Cell, CMOS, PQCC68, PLASTIC, LCC-68
产品类别可编程逻辑器件    可编程逻辑   
文件大小880KB,共123页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A40MX04-2PLG68M概述

Field Programmable Gate Array, 547 CLBs, 6000 Gates, 100.5MHz, 547-Cell, CMOS, PQCC68, PLASTIC, LCC-68

A40MX04-2PLG68M规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明QCCJ, LDCC68,1.0SQ
Reach Compliance Codecompliant
ECCN代码3A001.A.2.C
其他特性CAN ALSO BE OPERATED AT 5.0V
最大时钟频率100.5 MHz
CLB-Max的组合延迟2 ns
JESD-30 代码S-PQCC-J68
JESD-609代码e3
长度24.2316 mm
湿度敏感等级3
可配置逻辑块数量547
等效关口数量6000
输入次数69
逻辑单元数量547
输出次数69
端子数量68
最高工作温度125 °C
最低工作温度-55 °C
组织547 CLBS, 6000 GATES
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC68,1.0SQ
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)245
电源3.3/5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Matte Tin (Sn)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度24.2316 mm

文档预览

下载PDF文档
v6.0
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
HiRel Features
Commercial, Industrial, Automotive, and Military
Temperature Plastic Packages
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Ease of Integration
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin
Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification
Capability with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
High Performance
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
January 2004
© 2004 Actel Corporation
i
See the Actel website (www.actel.com) for the latest version of this datasheet.
[技术求助] 关于M3,M4(LM4F120F5QR)采样速率的问题
数据手册里面m3(LM3S811)的采样速率能达到500k m4 (LM4F120F5QR)的采样速率能达到1m 请问如何设置才能达到这个速度? 我按照例程,在主循环里面不断采样 239275 都是while等待转换完 ......
nwx8899 微控制器 MCU
如何传送信息
电子制作产品要远程传送信息需要什么样的外设来传送接收,以达到远程控制的效果...
wangxinxin999 嵌入式系统
请问这个调光台灯电路中的电容是做什么用的?
http://cl998gp.spaces.live.com/blog/cns!9F94614F95902BF0!187.entry...
09930051321 分立器件
抛砖引玉----基于51串口通讯编程软件架构剖析
前言: 串口通讯对于所有的嵌入式工程师十分常见,对于一个与外界交互的系统必须依赖一些手段,比如串口、USB、红外、GPRS之类的数据通讯传输方式。而串口作为一种廉价的短距离可靠的通讯方式 ......
护花使者 51单片机
EEWORLD大学堂----FPGA至简设计原理与应用
FPGA至简设计原理与应用:https://training.eeworld.com.cn/course/4889...
njiggih FPGA/CPLD
通用串行总线(USB)原理及接口设计 I
用串行总线(USB)原理及接口设计 摘要:以USB1.1为基础讨论了USB的基本原理、工作流程、通信协议和相应的关键技术,并介绍了一种USB接口的10M以太网卡的设计方案。已经发布的US ......
yuandayuan6999 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1380  127  652  2213  2141  28  3  14  45  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved