电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RSB3RP06170112

产品描述Barrier Strip Terminal Block, 15A, 1 Row(s), 1 Deck(s)
产品类别连接器    接线终端   
文件大小194KB,共8页
制造商Thomas & Betts Corporation
官网地址http://www.tnb.com/
下载文档 详细参数 全文预览

RSB3RP06170112概述

Barrier Strip Terminal Block, 15A, 1 Row(s), 1 Deck(s)

RSB3RP06170112规格参数

参数名称属性值
厂商名称Thomas & Betts Corporation
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性POLYPROPYLENE, 94V-2
紧固方法SCREW
制造商序列号RSB3
安装类型BOARD
层数1
行数1
通路数6
额定电流15 A
额定电压300 V
安全认证UL; CSA
端子和端子排类型BARRIER STRIP TERMINAL BLOCK
线规14 AWG

文档预览

下载PDF文档
Barrier Strips
Tri-Barriers
0.325” PITCH
SERIES #4
TRI-BARRIER
P
HYSICAL
P
ROPERTIES
H
OUSING
M
ATERIAL
:
Polyamide
F
LAMMABILITY
:
UL94V-0
C
OLOR
:
Black
T
ERMINAL
T
ERMINALS
:
Bright acid tin over copper alloy
S
CREWS
:
#4-40 steel, zinc plating with clear chromate
coating. Wire clamping screw standard. Binding head
screw with undercut optional.
4PCV-06
M
ECHANICAL
P
ITCH
(T
ERMINAL
S
PACING
):
0.325”
R
ECOMMENDED
PCB H
OLE
D
IA
.:
1.8mm (.073”)
R
ECOMMENDED
T
IGHTENING
T
ORQUE
:
7 in.-lbs. max.
E
LECTRICAL
P
ROPERTIES
M
AXIMUM
C
URRENT
:
20A
O
PERATING
V
OLTAGE
:
150V/300V (limited rating)
W
IRE
R
ANGE
:
14-22 AWG
(For Dual Pin Configuration) 9,0
.351
1,8
Dia.
4,6
(.073)
(.18)
E
NVIRONMENTAL
P
ROPERTIES
O
PERATING
T
EMPERATURE
R
ANGE
:
105°C max.
5,8
(.23)
8,3
(.325)
6,3
(.25)
3,8
Dia.
(.150)
Right Angle
Printed Circuit Board Layout
Vertical
4,8
(.19)
4,6
(.18)
Suggested
Panel Cutout
3,8
Dia.
(.15)
6,3
(.25)
3,5
(.14)
8,6
(.34)
5,8
(.23)
4,8
(.19)
3,8
Dia.
(.15)
6,3
(.25)
1,4
(.055)
Right Angle
Printed Circuit Board Layout
Center
®
LR30811
E54800
Thomas & Betts Electronics/OEM Division Tel: 901-252-5000 Fax: 901-252-1312
Dimensions shown are for reference only. Dimensions are in millimeters (inches.)
60
arm9开发板
启蒙电子提供单片机学习开发板: ARM9开发板,现货供应,安全可靠,启蒙电子助初学者一臂之力,愿与大家一道发展。 1)UTU2440v4.1 3.5寸触摸屏 1250元 4.3寸触摸屏 1350元 ......
gongjin618 ARM技术
【低功耗】FPGA Low Power Technology Mapping for Reuse Module Design
In this paper, FPGA low power technology mapping for reuse module design under the time constraint is proposed. Traditional high-level synthesis does not allow reuse of complex, re ......
cillyfly FPGA/CPLD
EEWORLD大学堂----OpenCL统一的异构编程
OpenCL统一的异构编程:https://training.eeworld.com.cn/course/2119OpenCL统一的异构编程...
chenyy 嵌入式系统
【先楫HPM6750测评】运行边缘AI框架——TFLM基准测试
本帖最后由 xusiwei1236 于 2022-6-25 23:40 编辑 本篇将会介绍TFLM是什么,然后介绍TFLM官方的基准测试,以及如何在HPM6750上运行TFLM基准测试,并和树莓派3B+上的基准测试结果进行对比。 ......
xusiwei1236 国产芯片交流
电容滤波的解析与EMC整改建议
一、电容的滤波作用 399453即频率f越大,电容的阻抗Z越小。 当低频时,电容C由于阻抗Z比较大,有用信号可以顺利通过; 当高频时,电容C由于阻抗Z已经很小了,相当于把高频噪声短路到GND ......
qwqwqw2088 模拟与混合信号
UCOSV2.91学习资料下
电子科技大学卢有亮老师的书的配套资料哈...
llpanda 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 539  474  1388  1410  1309  11  10  28  29  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved