电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB227M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 227MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB227M000DGR概述

CMOS/TTL Output Clock Oscillator, 227MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB227M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率227 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
.net cf2.0 装载项目的图片资源时,vs2005,调试时老弹出窗口提示文件找不到
在哪儿可以关掉这个提示? wince6.0 我把项目esource目录下的图片都设为嵌入方式了。但是在调用的时候老是找不到文件:NotFoundFileException和UnAuthorizedAccessException---但是图 ......
someoneelse 嵌入式系统
SSD保持数据完整性:Read Retry
转自http://blog.sina.com.cn/s/blog_679f935601014glb.html Intel在Flash Summit上介绍了20nm工艺下保持SSD中NAND数据完整性的方法。 http://www.flashmemorysummit.com/English/Collatera ......
白丁 FPGA/CPLD
EVC下的定时函数问题
我在网上看到有人说在EVC下定时函数timeSetEvent()可以用, 但我不知道该怎么用,望高手教教我。最好是有示例代码。 参与讨论着也有分(除专门接分者)。...
converter 嵌入式系统
NPX1代表了世界第一代的远程轮胎压力检测(RTPM)传感器。
NPX1传感器集成了硅压力传感器,温度传感器,电压力传感器和低功耗8位RISC处理器,以及一个低频唤醒输入级以满足市场上对灵活、客户定制性能、解决方案和降低总体成本的需要。 在开发阶段,可 ......
sensorexpert 工业自动化与控制
设置PLL后如果不等待时钟稳定会怎样...
设置PLL后如果不等待时钟稳定会怎样... 一直很想知道,但是又不敢尝试,我在自己做的小玩意上测试也没发现什么问题,无论是M3/M4,还是MSP430,都觉得影响不会很大,对于不是定时器这些....
cl17726 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2911  1568  1784  1935  881  59  32  36  39  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved